- 蜂巢式網絡服務供應商對降低營運成本的需求愈來愈迫切,因此現場可編程門陣列(FPGA)業(yè)者推出整合嵌入式處理器的SoC FPGA方案,并導入效能更高的數字預失真(DPD)演算法,協助網絡設備制造商以更低功耗及成本,打造更高生產力的產品。
- 關鍵字:
蜂巢式網絡 FPGA SoC DSP ARM
- 3G網絡和智能手機的迅速普及推動了移動互聯網的發(fā)展,為安防網絡從局域網擴展到移動互聯網提供了條件。通過對移動互聯網的上行帶寬和下行帶寬的實測可以知 道,512 Kbps是一個有效而且可靠的帶寬值,如果能夠在這個帶寬值限制條件下實現高清視頻的傳輸,必將可以推動移動監(jiān)控應用的普及。
- 關鍵字:
3G網絡 互聯網 ADSL FPGA ISP
- 本文提出一個基于FPGA的SPI Flash讀寫硬件實現方案,該方案利用硬件對SPI Flash進行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預充電等操作,同時編寫的SPI Flash控制器IP核能夠進行移植和復用,作為SOC芯片的功能模塊。
- 關鍵字:
FPGA Flash SOC CPU VHDL
- 光柵傳感器作為精密機械量測量的有效工具在線位移、角位移、速度、加速度等工程的測量上得到了廣泛應用。在長度測量中,光柵微位移傳感器可以達到μm級的測量精度,同時可以動態(tài)采集長度的變化,從而可以精確地算出運動速度甚至加速度。
- 關鍵字:
多路選擇 光柵傳感器 FPGA DSP 信號采集
- 在Matlab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據FDATool工具對FIR濾波器進行了設計,然后進行系統級仿真和ModelSim功能仿真,其仿真結果表明其數字濾波器的濾波效果良好。
- 關鍵字:
DSP FPGA VHDL 濾波器 FIR
- 本文采用FPGA作為實現控制邏輯的核心部件,提出了基于FPGA的基帶64×64 數據分配矩陣設計方案,并介紹了上位機的軟件設計思路和FPGA的內部編程實現及仿真。經驗證該方案具有規(guī)模大、成本低、高速等特點,可廣泛應用于大規(guī)?;鶐底窒到y測試及信號程控分配調度中。
- 關鍵字:
Altera FPGA 矩陣開關 ARM 基帶數字
- 傳統的淺海地形測量以船只為平臺,采用聲納技術進行,這種測量方法對于一些船只難以駛入的區(qū)域便形成了測量盲區(qū),而機載平臺與光聲淺海測量技術的結合克服了這一缺點,大大提高了測量區(qū)域的范圍。
- 關鍵字:
Atera FPGA 信號采集 轉換電路 放大器
- 智能交通旨在為交通參與者提供多樣性服務,它的誕生是現代電子信息技術演進的必然結果。交通安全是困擾當今國際交通領域最為嚴重的的一大難題。而在交通安全中,交通監(jiān)視和視頻分析是必不可少的一部分。
- 關鍵字:
Altera DSP FPGA 視頻分析 嵌入式
- 從屏幕旋轉、運動檢測、數字羅盤和3D游戲,到增強實境(AR)、數碼影像防抖技術、定位服務(LBS)、室內及多樓層盲區(qū)導航功能,以加速度計、陀螺儀、氣壓計為代表的傳感器正在智能互聯時代扮演著重要的角色。因此,對智能手機設計者而言,一個顯而易見的挑戰(zhàn)是,如何管理手機中迅速增加的傳感器?
- 關鍵字:
FPGA 傳感器 MCU 智能手機 Lattice
- 在Xilinx的FPGA器件XC3S200-4FT200上對方案中設計的幀同步系統進行了實現,利用Modelsim 6.0軟件進行了仿真測試。仿真結果表明,本方案設計的同步系統工作穩(wěn)定,滿足性能要求。
- 關鍵字:
Xilinx FPGA 幀同步 VHDL 寄存器
- 在此基礎上通過電路設計建立了數字化能譜測量實驗裝置,實測了137Cs的能譜,測量結果與相同條件下的模擬能譜儀的實測譜完全吻合。由此證明基于FPGA的數字多道脈沖幅度分析器硬件設計方案的正確可行,具有實用性。
- 關鍵字:
FPGA 能譜儀 ADC DSP 分析器
- 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機SoC實現方式,該設計已經完全實現,開創(chuàng)了高清低碼流安防攝像機SoC的先河。
- 關鍵字:
FPGA SoC ASIC 攝像機 傳感器
- 在 Xilinx 系列 FPGA 產品中,全局時鐘網絡是一種全局布線資源,它可以保證時鐘信號到達各個目標邏輯單元的時延基本相同。其時鐘分配樹結構如圖1所示。
- 關鍵字:
Xilinx FPGA RAM DCM 時鐘信號
- 現場可編程門陣列(Field Programmable Gate Array, FPGA)是基于SRAM的一種硬件電路可重配置電子邏輯器件,可通過將硬件描述語言編譯生成的硬件配置比特流編程到FPGA中,而使其硬件邏輯發(fā)生改變。
- 關鍵字:
FPGA SRAM MIPS 存儲器 BIST
- FPGA和CPU一直是雷達信號處理不可分割的組成部分。傳統上FPGA用于前端處理,CPU用于后端處理。隨著雷達系統的處理能力越來越強,越來越復雜,對信息處理的需求也急劇增長。為此,FPGA不斷在提高處理能力和吞吐量,CPU也在發(fā)展以滿足下一代雷達的信號處理性能需求。
- 關鍵字:
FPGA CPU GPU GFLOP 轉換器
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473