色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          基于FPGA的SPI Flash控制器的設(shè)計(jì)方案

          • 本文提出一個(gè)基于FPGA的SPI Flash讀寫硬件實(shí)現(xiàn)方案,該方案利用硬件對(duì)SPI Flash進(jìn)行控制,能夠非常方便地完成Flash的讀寫、擦除、刷新及預(yù)充電等操作,同時(shí)編寫的SPI Flash控制器IP核能夠進(jìn)行移植和復(fù)用,作為SOC芯片的功能模塊。
          • 關(guān)鍵字: FPGA  Flash  SOC  CPU  VHDL  

          基于FPGA的多路光柵信號(hào)采集方案

          • 光柵傳感器作為精密機(jī)械量測(cè)量的有效工具在線位移、角位移、速度、加速度等工程的測(cè)量上得到了廣泛應(yīng)用。在長(zhǎng)度測(cè)量中,光柵微位移傳感器可以達(dá)到μm級(jí)的測(cè)量精度,同時(shí)可以動(dòng)態(tài)采集長(zhǎng)度的變化,從而可以精確地算出運(yùn)動(dòng)速度甚至加速度。
          • 關(guān)鍵字: 多路選擇  光柵傳感器  FPGA  DSP  信號(hào)采集  

          基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)方案

          • 在Matlab/Simulink環(huán)境下,采用DSP Builder模塊搭建FIR模型,根據(jù)FDATool工具對(duì)FIR濾波器進(jìn)行了設(shè)計(jì),然后進(jìn)行系統(tǒng)級(jí)仿真和ModelSim功能仿真,其仿真結(jié)果表明其數(shù)字濾波器的濾波效果良好。
          • 關(guān)鍵字: DSP  FPGA  VHDL  濾波器  FIR  

          基于FPGA的基帶64×64數(shù)據(jù)分配矩陣設(shè)計(jì)方案

          • 本文采用FPGA作為實(shí)現(xiàn)控制邏輯的核心部件,提出了基于FPGA的基帶64×64 數(shù)據(jù)分配矩陣設(shè)計(jì)方案,并介紹了上位機(jī)的軟件設(shè)計(jì)思路和FPGA的內(nèi)部編程實(shí)現(xiàn)及仿真。經(jīng)驗(yàn)證該方案具有規(guī)模大、成本低、高速等特點(diǎn),可廣泛應(yīng)用于大規(guī)模基帶數(shù)字系統(tǒng)測(cè)試及信號(hào)程控分配調(diào)度中。
          • 關(guān)鍵字: Altera  FPGA  矩陣開關(guān)  ARM  基帶數(shù)字  

          基于FPGA的多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)設(shè)計(jì)方案

          • 傳統(tǒng)的淺海地形測(cè)量以船只為平臺(tái),采用聲納技術(shù)進(jìn)行,這種測(cè)量方法對(duì)于一些船只難以駛?cè)氲膮^(qū)域便形成了測(cè)量盲區(qū),而機(jī)載平臺(tái)與光聲淺海測(cè)量技術(shù)的結(jié)合克服了這一缺點(diǎn),大大提高了測(cè)量區(qū)域的范圍。
          • 關(guān)鍵字: Atera  FPGA  信號(hào)采集  轉(zhuǎn)換電路  放大器  

          視頻分析挑戰(zhàn)不斷,選DSP還是FPGA?

          • 智能交通旨在為交通參與者提供多樣性服務(wù),它的誕生是現(xiàn)代電子信息技術(shù)演進(jìn)的必然結(jié)果。交通安全是困擾當(dāng)今國際交通領(lǐng)域最為嚴(yán)重的的一大難題。而在交通安全中,交通監(jiān)視和視頻分析是必不可少的一部分。
          • 關(guān)鍵字: Altera  DSP  FPGA  視頻分析  嵌入式  

          為智能手機(jī)傳感器節(jié)能? 超低密度FPGA有招!

          • 從屏幕旋轉(zhuǎn)、運(yùn)動(dòng)檢測(cè)、數(shù)字羅盤和3D游戲,到增強(qiáng)實(shí)境(AR)、數(shù)碼影像防抖技術(shù)、定位服務(wù)(LBS)、室內(nèi)及多樓層盲區(qū)導(dǎo)航功能,以加速度計(jì)、陀螺儀、氣壓計(jì)為代表的傳感器正在智能互聯(lián)時(shí)代扮演著重要的角色。因此,對(duì)智能手機(jī)設(shè)計(jì)者而言,一個(gè)顯而易見的挑戰(zhàn)是,如何管理手機(jī)中迅速增加的傳感器?
          • 關(guān)鍵字: FPGA  傳感器  MCU  智能手機(jī)  Lattice  

          基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案

          • 在Xilinx的FPGA器件XC3S200-4FT200上對(duì)方案中設(shè)計(jì)的幀同步系統(tǒng)進(jìn)行了實(shí)現(xiàn),利用Modelsim 6.0軟件進(jìn)行了仿真測(cè)試。仿真結(jié)果表明,本方案設(shè)計(jì)的同步系統(tǒng)工作穩(wěn)定,滿足性能要求。
          • 關(guān)鍵字: Xilinx  FPGA  幀同步  VHDL  寄存器  

          基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案

          • 在此基礎(chǔ)上通過電路設(shè)計(jì)建立了數(shù)字化能譜測(cè)量實(shí)驗(yàn)裝置,實(shí)測(cè)了137Cs的能譜,測(cè)量結(jié)果與相同條件下的模擬能譜儀的實(shí)測(cè)譜完全吻合。由此證明基于FPGA的數(shù)字多道脈沖幅度分析器硬件設(shè)計(jì)方案的正確可行,具有實(shí)用性。
          • 關(guān)鍵字: FPGA  能譜儀  ADC  DSP  分析器  

          基于低成本FPGA的高清低碼流H.264攝像機(jī)SoC參考設(shè)計(jì)

          • 摘要:本文提出了一種基于低成本FPGA的高清低碼流安防攝像機(jī)SoC實(shí)現(xiàn)方式,該設(shè)計(jì)已經(jīng)完全實(shí)現(xiàn),開創(chuàng)了高清低碼流安防攝像機(jī)SoC的先河。
          • 關(guān)鍵字: FPGA  SoC  ASIC  攝像機(jī)  傳感器  

          賽靈思FPGA全局時(shí)鐘網(wǎng)絡(luò)結(jié)構(gòu)詳解

          • 在 Xilinx 系列 FPGA 產(chǎn)品中,全局時(shí)鐘網(wǎng)絡(luò)是一種全局布線資源,它可以保證時(shí)鐘信號(hào)到達(dá)各個(gè)目標(biāo)邏輯單元的時(shí)延基本相同。其時(shí)鐘分配樹結(jié)構(gòu)如圖1所示。
          • 關(guān)鍵字: Xilinx  FPGA  RAM  DCM  時(shí)鐘信號(hào)  

          基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)的二模冗余MIPS處理器

          • 現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array, FPGA)是基于SRAM的一種硬件電路可重配置電子邏輯器件,可通過將硬件描述語言編譯生成的硬件配置比特流編程到FPGA中,而使其硬件邏輯發(fā)生改變。
          • 關(guān)鍵字: FPGA  SRAM  MIPS  存儲(chǔ)器  BIST  

          雷達(dá)信號(hào)處理:FPGA還是GPU?

          • FPGA和CPU一直是雷達(dá)信號(hào)處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達(dá)系統(tǒng)的處理能力越來越強(qiáng),越來越復(fù)雜,對(duì)信息處理的需求也急劇增長(zhǎng)。為此,F(xiàn)PGA不斷在提高處理能力和吞吐量,CPU也在發(fā)展以滿足下一代雷達(dá)的信號(hào)處理性能需求。
          • 關(guān)鍵字: FPGA  CPU  GPU  GFLOP  轉(zhuǎn)換器  

          基于PCI總線的微弱信號(hào)采集模塊的設(shè)計(jì)方案

          • 隨著微電子技術(shù)的廣泛普及、計(jì)算機(jī)技術(shù)的快速發(fā)展,現(xiàn)場(chǎng)信息實(shí)時(shí)采集系統(tǒng)的性能越來越受到大量關(guān)注。從測(cè)試系統(tǒng)和科研領(lǐng)域產(chǎn)生的動(dòng)態(tài)信息中提取有用數(shù)據(jù)進(jìn)行現(xiàn)場(chǎng)實(shí)時(shí)采集并存儲(chǔ)顯得尤為重要。
          • 關(guān)鍵字: PCI  FPGA  傳感器  轉(zhuǎn)換器  采集信號(hào)  

          一種新型帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計(jì)方案

          • 本方案采用理論分析與硬件電路設(shè)計(jì)相結(jié)合的方法進(jìn)行了系統(tǒng)設(shè)計(jì),并用FPGA予以實(shí)現(xiàn)。系統(tǒng)仿真與硬件電路測(cè)試結(jié)果證實(shí)了設(shè)計(jì)方案的正確性。該鎖相環(huán)的自由振蕩頻率可隨輸入信號(hào)頻率的變化而改變,具有電路結(jié)構(gòu)簡(jiǎn)單、鎖相范圍廣、鎖定速度快和穩(wěn)態(tài)誤差小等特點(diǎn)。
          • 關(guān)鍵字: FPGA  鎖相環(huán)  振蕩器  濾波器  計(jì)數(shù)器  
          共6771條 175/452 |‹ « 173 174 175 176 177 178 179 180 181 182 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473