色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-to-asic

          基于FPGA的準(zhǔn)單輸入調(diào)變序列生成器設(shè)計(jì)

          • 1.引言隨著集成電路復(fù)雜度越來越高,測(cè)試開銷在電路和系統(tǒng)總開銷中所占的比例不斷上升,測(cè)試方法的研究顯得非常突出。目前在測(cè)試源的劃分上可以采用內(nèi)建自測(cè)試或片外測(cè)試。內(nèi)建自測(cè)試把測(cè)試源和被測(cè)電路都集成在芯片
          • 關(guān)鍵字: FPGA  輸入  調(diào)變  生成器    

          Microsemi下一代SmartFusion2 SoC FPGA更安全、更可靠、更低功耗

          •    致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC)發(fā)布新的SmartFusion®2系統(tǒng)級(jí)芯片(system-on-chip,SoC)現(xiàn)場(chǎng)可編程門陣列(field programmable gate array,F(xiàn)PGA)系列。Microsemi下一代SmartFusion2 SoC FPGA設(shè)計(jì)用于滿足關(guān)鍵性工業(yè)、國(guó)防、航空、通訊和醫(yī)療應(yīng)用對(duì)先進(jìn)安全性、高可靠性和低功耗的基本需求。
          • 關(guān)鍵字: Microsemi  FPGA  SmartFusion  

          淺談FPGA與ASIC的設(shè)計(jì)優(yōu)勢(shì)

          • ASIC 和 FPGA 具有不同的價(jià)值主張,選擇其中之一之前,一定要對(duì)其進(jìn)行仔細(xì)評(píng)估。2種技術(shù)的比較信息非常豐富。這里介紹了ASIC和FPGA的優(yōu)勢(shì)與劣勢(shì)。FPGA 和 ASIC 的設(shè)計(jì)優(yōu)勢(shì)比較FPGA 的設(shè)計(jì)優(yōu)勢(shì)更快的面市時(shí)間 - 無(wú)需布
          • 關(guān)鍵字: FPGA  ASIC    

          FPGA設(shè)計(jì)時(shí)常用的開發(fā)工具

          • FPGA開發(fā)工具包括軟件工具和硬件工具兩種。其中硬件工具主要是FPGA廠商或第三方廠商開發(fā)的FPGA開發(fā)板及其下載線,另外還包括示波器、邏輯分析儀等板級(jí)的調(diào)試儀器。在軟件方面,針對(duì)FPGA設(shè)計(jì)的各個(gè)階段,F(xiàn)PGA廠商和ED
          • 關(guān)鍵字: FPGA  計(jì)時(shí)  開發(fā)工具    

          淺談FPGA基礎(chǔ)入門相關(guān)知識(shí)

          • 很多人對(duì)于CPLD下JTAG的下載很熟悉了,可轉(zhuǎn)到FPGA來的時(shí)候,多多少少有些迷惑,怎么 出現(xiàn)配置芯片了,為什么要用不同的下載電纜,不同的下載模式?我就自己知道的一點(diǎn)東西談一些個(gè)人的見解,并發(fā)一些資料.有問題大家也一起討
          • 關(guān)鍵字: FPGA  基礎(chǔ)  入門  相關(guān)知識(shí)    

          賽靈思Virtex-5 FPGA的LTE仿真器的實(shí)現(xiàn)步驟

          • 功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高
          • 關(guān)鍵字: Virtex  FPGA  LTE  賽靈思    

          FPGA+POWER PC架構(gòu)的實(shí)時(shí)飛行試驗(yàn)振動(dòng)數(shù)據(jù)分析系統(tǒng)

          • 引言在飛行試驗(yàn)過程中,飛行試驗(yàn)安全監(jiān)控對(duì)飛行試驗(yàn)的安全起著至關(guān)重要的作用。飛行試驗(yàn)本身具有相當(dāng)?shù)娘L(fēng)險(xiǎn)性,危及飛機(jī)和試飛員安全的因素錯(cuò)綜復(fù)雜、涉及面廣,不但包含飛機(jī)本身的因素,還包括許多外界條件。由于不
          • 關(guān)鍵字: POWER  FPGA  PC架構(gòu)  飛行    

          利用Xilinx FPGA和存儲(chǔ)器接口生成器簡(jiǎn)化存儲(chǔ)器接口

          • FPGA 設(shè)計(jì)人員在滿足關(guān)鍵時(shí)序余量的同時(shí)力爭(zhēng)實(shí)現(xiàn)更高性能,在這種情況下,存儲(chǔ)器接口的設(shè)計(jì)是一個(gè)一向構(gòu)成艱難而耗時(shí)的挑戰(zhàn)。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。盡管如此,I/
          • 關(guān)鍵字: Xilinx  FPGA  存儲(chǔ)器接口  生成器    

          基于IP模塊的PCI接口設(shè)計(jì)及FPGA實(shí)現(xiàn)

          • PCI局部總線不僅是目前最新的計(jì)算機(jī)總線,而且是一種兼容性最強(qiáng)、功能最全的計(jì)算機(jī)總線。它可同時(shí)支持多組外圍設(shè)備,而且不受制于處理器,為CPU及高速外圍設(shè)備提供高性能、高吞吐量、低延遲的數(shù)據(jù)通路。圖形用戶界面
          • 關(guān)鍵字: FPGA  PCI  IP模塊  接口設(shè)計(jì)    

          關(guān)于交換位技術(shù)如何改進(jìn)FPGA-PWM計(jì)數(shù)器性能

          • 簡(jiǎn)單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低。當(dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡(jiǎn)單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典型波形
          • 關(guān)鍵字: FPGA-PWM  計(jì)數(shù)器  性能    

          淺談關(guān)于FPGA開發(fā)的基本流程

          • FPGA是可編程芯片,因此FPGA的設(shè)計(jì)方法包括硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。硬件包括FPGA芯片電路、 存儲(chǔ)器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。目前微電子技術(shù)已經(jīng)發(fā)展到
          • 關(guān)鍵字: FPGA  基本流程    

          淺析FPGA的基本特點(diǎn)及應(yīng)用

          • FPGA的基本特點(diǎn)1)采用FPGA設(shè)計(jì)ASIC電路(專用集成電路),用戶不需要投片生產(chǎn),就能得到合用的芯片。2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。3)FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。4)FPGA是ASIC電路中設(shè)計(jì)周期
          • 關(guān)鍵字: FPGA    

          FPGA工作原理及其簡(jiǎn)介

          • FPGA工作原理FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內(nèi)部連線(Interconnect)三個(gè)部分。 現(xiàn)場(chǎng)可編
          • 關(guān)鍵字: FPGA  工作原理    

          Verilog HDL語(yǔ)言在FPGA/CPLD開發(fā)中的應(yīng)用

          • 1 引言近30年來,由于微電子學(xué)和計(jì)算機(jī)科學(xué)的迅速發(fā)展,給EDA(電子設(shè)計(jì)自動(dòng)化)行業(yè)帶來了巨大的變化。特別是進(jìn)入20世紀(jì)90年代后,電子系統(tǒng)已經(jīng)從電路板級(jí)系統(tǒng)集成發(fā)展成為包括ASIC、FPGA和嵌入系統(tǒng)的多種模式??梢哉f
          • 關(guān)鍵字: Verilog  FPGA  CPLD  HDL    

          在數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇

          • 在數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇,數(shù)字信號(hào)處理技術(shù)和大規(guī)模集成電路技術(shù)的迅猛發(fā)展,為我們?cè)O(shè)計(jì)數(shù)字電路提供了新思路和新方法。當(dāng)前數(shù)字系統(tǒng)設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。DSP和FPGA技術(shù)的發(fā)展使這一趨勢(shì)成為可能和必然。和計(jì)
          • 關(guān)鍵字: 比較  選擇  FPGA  DSP  電路設(shè)計(jì)  方案  數(shù)字  
          共6771條 212/452 |‹ « 210 211 212 213 214 215 216 217 218 219 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473