EEPW首頁(yè) >>
主題列表 >>
fpga-to-asic
fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
基于麥克風(fēng)陣列聲源定位系統(tǒng)的FPGA實(shí)現(xiàn)
- 摘要:論述了基于麥克風(fēng)陣列的聲源定位技術(shù)的基本原理,給出了利用FPGA實(shí)現(xiàn)系統(tǒng)各模塊的設(shè)計(jì)方法。重點(diǎn)介紹了其原理和模塊的電路實(shí)現(xiàn),給出的基于FPGA設(shè)計(jì)實(shí)驗(yàn)結(jié)果表明,系統(tǒng)最大限度發(fā)揮了FPGA的優(yōu)勢(shì)、簡(jiǎn)化了系統(tǒng)設(shè)
- 關(guān)鍵字: FPGA 麥克風(fēng)陣列 聲源定位 系統(tǒng)
ASIC后端設(shè)計(jì)中的時(shí)鐘樹(shù)綜合
- 摘要:時(shí)鐘樹(shù)綜合是當(dāng)今集成電路設(shè)計(jì)中的重要環(huán)節(jié),因此在FFT處理器芯片的版圖設(shè)計(jì)過(guò)程中,為了達(dá)到良好的布局效果,采用時(shí)序驅(qū)動(dòng)布局,同時(shí)限制了布局密度;為了使時(shí)鐘偏移盡可能少,采用了時(shí)鐘樹(shù)自動(dòng)綜合和手動(dòng)修改
- 關(guān)鍵字: ASIC 后端設(shè)計(jì) 時(shí)鐘樹(shù)
走向成熟的智能數(shù)字視頻監(jiān)控
- 摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國(guó)”的暢想以及北京奧運(yùn)會(huì)和上海世博會(huì)等大型活動(dòng)的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為智能數(shù)字視頻核心的半導(dǎo)體器件,在智能監(jiān)控技術(shù)的普及中占據(jù)著極為重要的地位,本文通過(guò)多個(gè)角度,解析數(shù)字視頻監(jiān)控發(fā)展趨勢(shì)及其對(duì)半導(dǎo)體產(chǎn)品的需求。 關(guān)鍵詞:視頻監(jiān)控;傳感器;DSP;FPGA 對(duì)于每個(gè)人而言,平安是幸福生活最基本的要素之一,而如何保障平安生活,無(wú)疑需要時(shí)刻有一雙慧眼的保護(hù)。無(wú)論是生活安全的監(jiān)控、突發(fā)事件的預(yù)警、交通違章情況和流量
- 關(guān)鍵字: 視頻監(jiān)控 DSP FPGA 201105
基于FPGA的電臺(tái)接口轉(zhuǎn)換模塊設(shè)計(jì)
- 摘要:目前市場(chǎng)上電臺(tái)接口轉(zhuǎn)換模塊大多都采用模擬電路,其帶來(lái)穩(wěn)定性差,工藝復(fù)雜等缺陷。通過(guò)采用數(shù)字信號(hào)處理技術(shù)來(lái)處理信號(hào)通信,提高信號(hào)的傳輸速率和降低傳輸?shù)恼`碼率,并提高系統(tǒng)的穩(wěn)定性,節(jié)省信道資源。這
- 關(guān)鍵字: FPGA 電臺(tái) 接口轉(zhuǎn)換 模塊設(shè)計(jì)
基于FPGA的FIR濾波器設(shè)計(jì)與仿真
- 摘要:FIR數(shù)字濾波器以其良好的線性相位特性被廣泛使用,屬于數(shù)字信號(hào)處理的基本模塊之一。FPGA具有的靈活的可編程邏輯可以方便地實(shí)現(xiàn)高速數(shù)字信號(hào)處理。為了提高實(shí)時(shí)數(shù)字信號(hào)處理的速度,利用FPGA芯片內(nèi)部的ROM實(shí)現(xiàn)
- 關(guān)鍵字: FPGA FIR 濾波器設(shè)計(jì) 仿真
基于FPGA雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計(jì)
- 合成孔徑雷達(dá)成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相對(duì)較低,運(yùn)算比較簡(jiǎn)單,雖然其成像質(zhì)量并不高,但是相比對(duì)穩(wěn)定性、存儲(chǔ)空間、功耗與實(shí)時(shí)性要求都很高的實(shí)時(shí)SAR成像系統(tǒng),其應(yīng)用十分廣泛。在整個(gè)有距離-多普勒(R-D)算法中方位脈沖壓縮系統(tǒng)是設(shè)計(jì)的關(guān)鍵。隨著FPGA芯片突飛猛進(jìn)的發(fā)展,實(shí)時(shí)雷達(dá)成像方位脈沖壓縮系統(tǒng)在FPGA上實(shí)現(xiàn)變成了可能。 1 脈沖壓縮及方位脈沖壓縮系統(tǒng)的結(jié)構(gòu) 1.1 脈沖壓縮的基本原理 實(shí)現(xiàn)脈沖壓
- 關(guān)鍵字: Xilinx FPGA
基于FPGA的步進(jìn)電機(jī)控制器設(shè)計(jì)
- 步進(jìn)電機(jī)是一種將電脈沖信號(hào)轉(zhuǎn)換成相應(yīng)的角位移的特殊電機(jī),每改變一次通電狀態(tài),步進(jìn)電機(jī)的轉(zhuǎn)子就轉(zhuǎn)動(dòng)一步。目前大多數(shù)步進(jìn)電機(jī)控制器需要主控制器發(fā)送時(shí)鐘信號(hào),并且要至少一個(gè)I/O口來(lái)輔助控制和監(jiān)控步進(jìn)電機(jī)的運(yùn)行情況。在單片機(jī)或DSP的應(yīng)用系統(tǒng)中,經(jīng)常配合CPLD或者FPGA來(lái)實(shí)現(xiàn)特定的功能。本文介紹通過(guò)FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個(gè)直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫(xiě)入數(shù)據(jù),即町實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制。 1 步進(jìn)電機(jī)的控制原理 步進(jìn)電機(jī)是數(shù)
- 關(guān)鍵字: Xinlinx 步進(jìn)電機(jī) FPGA
fpga-to-asic介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473