- 介紹了一種以FPGA 可編程邏輯器件為設計平臺的、采用大屏幕全彩led 顯示屏進行全彩灰度圖像顯示的掃描控制器實現方案。經過對“19 場掃描”理論灰度實現原理的分析,針對采用該方法實現的全彩LED
- 關鍵字:
LED 顯示屏設計 FPGA
- 針對調制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構的新方法,通過對不同調制樣式信號的解調模塊的動態(tài)加載,來實現了不同環(huán)境下針對不同調制樣式的解調這種方式比傳統的設計方式具有更高的靈活性、可擴展性,并減低了成本和功耗該設計方案同時也介紹了FPGA部分動態(tài)可重構的概念和特點,可以對其它通信信號處理系統設計提供一定的參考。
- 關鍵字:
可重構技術 解調模塊 FPGA
- 最近FPGA供應商推出的新型可編程器件進一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對設計工程師很有吸引力,但使用這 些器件所涉及的復雜設計規(guī)則和接口協議,要求設計工程師經過全面的培訓,并需要進行參考設計評估、設計仿真和驗證工作。另一方面,FPGA應用中非常復雜 的模擬設計,例如用于內核、I/O、存儲器、時鐘和其它電壓軌的DC/DC穩(wěn)壓器,也要求新的解決方案。本文討論的高性能DC/DC轉換器有助于系統設計 工程師克服這些挑戰(zhàn)。
- 關鍵字:
電壓軌 DC/DC FPGA
- 本文設計的系統采用PLX公司生產的CPCI協議轉換芯片PCI9054,通過Verilog HDL語言在FPGA中產生相應的控制信號,完成對數據的快速讀寫,從而實現了與CPCI總線的高速數據通信。
- 關鍵字:
CPCI協議轉換 Verilog FPGA
- 針對數據采集系統有信號形式多樣、實時傳輸和靈活配置的要求,介紹了一種基于FPGA的數據采集和傳輸系統,以及系統數字電路的程序設計。該系統以現場可編程邏輯陣列(FPGA)作為數據采集、預處理、組幀和傳輸的控制核心,通過低速串口接收控制命令,以高速USB接口向控制臺發(fā)送采集數據幀,設計了數字FIR濾波器濾除采集電路的信號干擾。
- 關鍵字:
數字FIR濾波器 數據采集系統 FPGA
- 為實現某專用接口裝置的接口功能檢測,文中詳細地介紹了一種34位串行碼的編碼方式,并基于FPGA芯片設計了該類型編碼的接收、發(fā)送電路。重點分析了電路各模塊的設計思路。電路采用SOPC模塊作為中心控制器,設計簡潔、可靠。試驗表明:該設計系統運行正常、穩(wěn)定。
- 關鍵字:
串行編碼 SOPC FPGA
- 目前基于銅電纜的高速串口能夠以數千兆位速率進行數據傳送,并可通過使用多個并行通道達成超過100Gbps的數據傳輸率,不過傳送的距離卻受到限制,一個可以改善傳輸距離的作法是使用光互連來取代銅電纜,Alt
- 關鍵字:
DSP LGA FPGA DDM
- 為了提高指紋識別系統的實時性和處理速度,設計和實現了一種基于FPGA的嵌入式指紋識別系統。該系統采用處理器結合自定義硬件邏輯的方法,以下載到FPGA的MICOBLAZE嵌入式軟核為系統控制模塊,運用FPGA路基單元實現指紋圖像的處理。
- 關鍵字:
指紋識別 MICOBLAZE FPGA
- 1 引言近年來,由于微電子學和計算機技術的迅速發(fā)展,給EDA技術行業(yè)帶來了巨大的變化。 HDL(hardware description language)硬件描述語言是一種描述電路行為的
- 關鍵字:
Verilog CPLD FPGA HDL 漢明碼
- 由于Canny算法自身的復雜性,使得其做邊緣檢測的處理時間較長。針對這個問題,提出和實現了一種Canny算法的硬件加速功能。加速功能的設計是以FPGA為硬件基礎,并采用了流水線技術來對系統的結構改進和優(yōu)化。最后通過對有加速器和無加速器的系統分別做圖像處理,并對統計時間對比分析。結果表明經過加速改進的系統相對節(jié)約了處理時間,并能實時高效地處理復雜圖像的邊緣。
- 關鍵字:
流水線技術 圖像處理 FPGA
- 簡要地介紹了M序列碼作為同步頭的幀同步提取的原理。在研究了相關處理的基礎上,提出了采用補碼配對相減匹配濾波法實現同步提取的新方法。該方法僅利用減法器和加法器,不僅使電路設計簡單,而且使電路得到極大的優(yōu)化,大大節(jié)省了FPGA內部資源。
- 關鍵字:
M序列碼 幀同步提取 FPGA
- 現場可編程邏輯門陣列(FPGA)在通信系統中的應用越來越廣泛。隨著通信系統的復雜化和功能多樣化,很多系統需要在不同時刻實現不同的功能,多數場合需要FPGA能夠支持在線動態(tài)配置;在某些安全領域,需要對FPGA程序進行加密存儲、動態(tài)升級。這里根據應用趨勢提出了一種基于CPU+CPLD的可靠的FPGA動態(tài)加載方法。該方法具有靈活、安全、可靠的特點,在通信電子領域具有一定的參考價值。
- 關鍵字:
動態(tài)配置 FPGA CPLD
- 介紹一種針對FPGA優(yōu)化的時間數字轉換陣列電路。利用FPGA片上鎖相環(huán)對全局時鐘進行倍頻與移相,通過時鐘狀態(tài)譯碼的方法解決了FPGA中延遲的不確定性問題,完成時間數字轉換的功能。
- 關鍵字:
時間數字轉換 鎖相環(huán) FPGA
- 綜合考慮面積和速度等因素,采用一次多項式擬合實現了簡單快速的log-add算法單元。實驗結果表明,在相同的精度要求下,其FPGA實現資源占用合理,硬件開銷好于其他次數的多項式擬合實現方案。
- 關鍵字:
log-add算法單元 多項式擬合 FPGA
- 通過對傳統Canny邊緣檢測算法的分析提出了相應的改進方法。通過模板代替卷積、適當的近似變換、充分利用并行處理單元等使其能夠用FPGA實現。
- 關鍵字:
Canny邊緣檢測算法 卷積 FPGA
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473