fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
一個(gè)設(shè)計(jì)問題引發(fā)的ESD深思
- 前些時(shí)候?qū)懥穗娮赢a(chǎn)品設(shè)計(jì)方面有關(guān)ESD的短文(詳解PCB板的ESD http://cafeforensic.com/article/275810.htm),在文章中總結(jié)了9種在電子產(chǎn)品設(shè)計(jì)時(shí)使用的防靜電技術(shù)。誠然,利用上文中的技術(shù)總結(jié)可以很好的完成一個(gè)設(shè)計(jì),但是,最近我在產(chǎn)品開發(fā)過程中碰到了讓人發(fā)狂的問題?! ∈紫瓤聪码娮赢a(chǎn)品設(shè)計(jì)原理: 原理其實(shí)很簡單,在一塊PCB上有一個(gè)功能模塊,需要上拉至VCC連接至第二塊PCB上,但是兩個(gè)模塊之間需要焊接一導(dǎo)線。在PCB LAYOUT設(shè)計(jì)中,
- 關(guān)鍵字: PCB ESD
基于單片機(jī)和FPGA設(shè)計(jì)的程控濾波器
- 以單片機(jī)和可編程邏輯器件(FPGA)為控制核心,設(shè)計(jì)了一個(gè)程控濾波器,實(shí)現(xiàn)了小信號(hào)程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測試的功能。其中放大模塊由可變增益放大器AD603實(shí)現(xiàn),最大增益60dB,10dB步進(jìn)可調(diào),增益誤差小于1%。程控濾波模塊由MAX297低通濾波、TLC1068高通濾波及橢圓低通濾波器構(gòu)成,濾波模式用模擬開關(guān)選擇。本系統(tǒng)程控調(diào)整有源濾波的-3dB截止頻率,使其在1~30kHz范圍內(nèi)可調(diào),誤差小于1.5%。此外,采用有效值采樣芯片AD637及12位并行A/D轉(zhuǎn)換器MAX120實(shí)現(xiàn)了
- 關(guān)鍵字: 單片機(jī) FPGA
如何設(shè)計(jì)好一塊雙層PCB板
- PCB( Printed Circuit Board),中文名稱為印制電路板,又稱印刷線路板,是重要的電子部件,是電子元器件的支撐體,是電子元器件電氣連接的載體。由于它是采用電子印刷術(shù)制作的,故被稱為“印刷”電路板。 而雙層pcb板即雙層線路板,雙層線路板這種電路板的兩面都有布線,不過要用上兩面的導(dǎo)線,必須要在兩面間有適當(dāng)?shù)碾娐愤B接才行。這種電路間的“橋梁”叫做導(dǎo)孔。導(dǎo)孔是在pcb上,充滿或涂上金屬的小洞,它可以與兩面的導(dǎo)線相連接。用PROTEL畫
- 關(guān)鍵字: PCB
詳解PCB設(shè)計(jì)中各層的意義
- 1、信號(hào)層(Signal Layers) Altium Designer最多可提供32個(gè)信號(hào)層,包括頂層(Top Layer)、底層(Bottom Layer)和中間層(Mid-Layer)。各層之間可通過通孔(Via)、盲孔(Blind Via)和埋孔(Buried Via)實(shí)現(xiàn)互相連接。 圖1 PCB孔 (1)、頂層信號(hào)層(Top Layer) 也稱元件層,主要用來放置元器件,對于雙層板和多層板可以用來布置導(dǎo)線
- 關(guān)鍵字: PCB
Lattice接受13億美元中資背景Canyon Bridge收購要約
- 萊迪思半導(dǎo)體(Lattice Semiconductor)與Canyon Bridge資本共同宣布,雙方簽署收購協(xié)議,Canyon Bridge將以每股8.3美元現(xiàn)金收購Lattice,計(jì)入Lattice債務(wù),總收購價(jià)格近13億美元。此價(jià)格比Lattice11月2日收盤價(jià)溢價(jià)30%。 Lattice總裁兼CEO Darin G. Billerbeck對能達(dá)成交易非常滿意,“今天我們很高興與Canyon Bridge簽署協(xié)議,這次交易將給股東帶來很好的回報(bào)。Lattice董事會(huì)、財(cái)務(wù)部
- 關(guān)鍵字: Lattice FPGA
降低電源紋波噪聲的一些常用方法
- 在應(yīng)用電源模塊常見的問題中,降低負(fù)載端的紋波噪聲是大多數(shù)用戶都關(guān)心的。下文結(jié)合紋波噪聲的波形、測試方式,從電源設(shè)計(jì)及外圍電路的角度出發(fā),闡述幾種有效降低輸出紋波噪聲的方法。 1、電源的紋波與噪聲圖示 紋波和噪聲即:直流電源輸出上疊加的與電源開關(guān)頻率同頻的波動(dòng)為紋波,高頻雜音為噪聲。具體如圖1所示,頻率較低且有規(guī)律的波動(dòng)為紋波,尖峰部分為噪聲。 圖1 2、紋波噪聲的測試方法 對于中小微功率模塊電源的紋波噪聲測試,業(yè)內(nèi)主要采用平行線測試法和靠接法兩
- 關(guān)鍵字: 電源紋波 PCB
模擬電路和數(shù)字電路PCB設(shè)計(jì)的區(qū)別詳解
- 工程領(lǐng)域中的數(shù)字設(shè)計(jì)人員和數(shù)字電路板設(shè)計(jì)專家在不斷增加,這反映了行業(yè)的發(fā)展趨勢。盡管對數(shù)字設(shè)計(jì)的重視帶來了電子產(chǎn)品的重大發(fā)展,但仍然存在,而且還會(huì)一直存在一部分與模擬或現(xiàn)實(shí)環(huán)境接口的電路設(shè)計(jì)。模擬和數(shù)字領(lǐng)域的布線策略有一些類似之處,但要獲得更好的結(jié)果時(shí),由于其布線策略不同,簡單電路布線設(shè)計(jì)就不再是最優(yōu)方案了。本文就旁路電容、電源、地線設(shè)計(jì)、電壓誤差和由PCB布線引起的電磁干擾(EMI)等幾個(gè)方面,討論模擬和數(shù)字布線的基本相似之處及差別。 模擬和數(shù)字布線策略的相似之處 旁路或去耦電容
- 關(guān)鍵字: 模擬電路 PCB
一種基于單片機(jī)的高精度超聲波多路同步測距系統(tǒng)設(shè)計(jì)
- 0 引言 超聲波測距作為一種非接觸性的檢測方法,因其結(jié)構(gòu)簡單緊湊、可靠性高、價(jià)格低廉、實(shí)時(shí)性強(qiáng)等優(yōu)點(diǎn),近年來已經(jīng)得到了廣泛應(yīng)用,如液位測量,修路過程中路面平整檢測,汽車倒車?yán)走_(dá),機(jī)器人輔助視覺識(shí)別系統(tǒng)等。但因超聲波在空氣中傳播時(shí)受到諸如環(huán)境溫度、濕度、風(fēng)速等影響,傳統(tǒng)的超聲波測距系統(tǒng)精度普遍較低。文獻(xiàn)[4]采用了在系統(tǒng)中增加硬件溫度補(bǔ)償模塊僅在一定程度上可以避免因環(huán)境溫度變化帶來的測量誤差。文獻(xiàn)[5,6]中采用小波等處理算法,也并不能彌補(bǔ)系統(tǒng)本質(zhì)上的缺陷。因此,研究了一種控制精度高,適用范圍寬的
- 關(guān)鍵字: 超聲波測距 FPGA
萊迪思推出ECP5-5G FPGA, 適用于通信和工業(yè)市場的優(yōu)化互連解決方案
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布推出基于全新ECP5-5G™器件的IP和解決方案,該器件是公司低功耗、小尺寸ECP5互連FPGA產(chǎn)品系列的最新成員,適用于工業(yè)和通信應(yīng)用。該產(chǎn)品可在各類應(yīng)用中實(shí)現(xiàn)到ASIC和ASSP的無縫互連,包括小型蜂窩、低端路由器、回程、低功耗無線電、攝像頭、機(jī)器視覺和游戲平臺(tái)等應(yīng)用。 萊迪思的ECP5-5G產(chǎn)品系列經(jīng)過優(yōu)化,能夠?yàn)?G SERDES應(yīng)用提供成本、功耗超低以及尺寸超小的解決方案。器件支持多個(gè)5G SERDES協(xié)議,
- 關(guān)鍵字: 萊迪思 FPGA
如何降低運(yùn)放噪聲?運(yùn)放電路噪聲降低措施
- 常見外部噪聲源 電源紋波 在全波整流的線性穩(wěn)壓供電的電路中,100Hz紋波是主要的電源噪聲,對于運(yùn)放電路,100Hz噪聲電平通常要求控制在10nV-100nV(RTI)內(nèi),這取決于三個(gè)因素:運(yùn)放在100Hz時(shí)的電源抑制比(PSRR),穩(wěn)壓器的紋波抑制比及穩(wěn)壓器的輸入濾波電容的大小。圖1是OP77的PSRR-頻率曲線,可以看出,OP77在100Hz時(shí)PSRR大約是76dB,要獲得不大于100nV(RTI)的性能,供電電源的紋波必須小于0.6mV。常用的三端穩(wěn)壓一般能提供大約60dB的紋波抑制
- 關(guān)鍵字: 運(yùn)放電路 PCB
一種基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:有限沖擊響應(yīng)(FIR)濾波器是數(shù)字通信系統(tǒng)中常用的基本模塊。文章設(shè)計(jì)了一種流水結(jié)構(gòu)的FIR濾波器,通過FPGA對其進(jìn)行硬什加速控制。仿真結(jié)果驗(yàn)證了所設(shè)計(jì)的FIR流水結(jié)構(gòu)濾波器功能的正確性。0 引言隨著數(shù)字通信技術(shù)
- 關(guān)鍵字: FIR濾波器 FPGA 流水結(jié)構(gòu)
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473