色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fsp:fpga-pcb

          多核處理器會(huì)取代FPGA嗎?

          • 多核處理器會(huì)取代FPGA嗎?-有人認(rèn)為諸如圖形處理器(GPU)和Tilera處理器等多核處理器在某些應(yīng)用中正逐步替代現(xiàn)場(chǎng)可編程門陳列(FPGA)。理由是這些多核處理器的處理性能要高很多,例如,由于GPU起初主要負(fù)責(zé)圖形繪制,因此,其尤其善于處理單精度(SP)及(某種情況下)雙精度(DP)浮點(diǎn)(FP)運(yùn)算。
          • 關(guān)鍵字: FPGA  GPU  Tilera  

          7 50T 入門級(jí)FPGA評(píng)估套件上手評(píng)測(cè)

          • 7 50T 入門級(jí)FPGA評(píng)估套件上手評(píng)測(cè)-FPGA即現(xiàn)場(chǎng)可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進(jìn)步和EDA設(shè)計(jì)工具的不斷發(fā)展,F(xiàn)PGA的門檻(學(xué)習(xí)成本和價(jià)格成本)也越來(lái)越低,目前已經(jīng)成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。
          • 關(guān)鍵字: FPGA  可編程邏輯  Xilinx  

          FPGA的快速入門經(jīng)驗(yàn)談(part1)

          • FPGA的快速入門經(jīng)驗(yàn)談(part1)-有很多年輕人,被割裂了歷史,被荒廢了未來(lái),迷茫, 迷茫到幾乎絕望,不過(guò),他們還年輕,青春尚存,還有創(chuàng)造力,還有奮斗的資本,其中不乏不甘心被拋棄,被覆蓋之人。
          • 關(guān)鍵字: FPGA  單片機(jī)  

          FPGA開(kāi)發(fā)技巧之同步復(fù)位與異步復(fù)位的理解

          • FPGA開(kāi)發(fā)技巧之同步復(fù)位與異步復(fù)位的理解-前兩天和師兄討論了一下design rule其中提到了同步異步復(fù)位的比較這個(gè)常見(jiàn)問(wèn)題,據(jù)說(shuō)也是IC公司經(jīng)常問(wèn)到的一面試題。
          • 關(guān)鍵字: FPGA  同步復(fù)位  異步復(fù)位  

          針對(duì)無(wú)橋Boost PFC電路的驗(yàn)證及EMI實(shí)例分析

          • 針對(duì)無(wú)橋Boost PFC電路的驗(yàn)證及EMI實(shí)例分析-無(wú)橋Boost PFC電路省略了傳統(tǒng)Boost PFC電路的整流橋,在任一時(shí)刻都比傳統(tǒng)Boost PFC電路少導(dǎo)通一個(gè)二極管,所以降低了導(dǎo)通損耗,效率得到很大提高,本文就常見(jiàn)的幾種無(wú)橋Boost PFC電路進(jìn)行了對(duì)比分析,并且對(duì)兩種比較有代表性的無(wú)橋電路進(jìn)行了實(shí)驗(yàn)驗(yàn)證和EMI測(cè)試分析。
          • 關(guān)鍵字: pcb  

          過(guò)孔——PCB設(shè)計(jì)信號(hào)失真的原因,不容小覷

          • 過(guò)孔——PCB設(shè)計(jì)信號(hào)失真的原因,不容小覷-【導(dǎo)讀】目前,數(shù)字設(shè)計(jì)系統(tǒng)的速度按GHz計(jì),這個(gè)速度產(chǎn)生的挑戰(zhàn)遠(yuǎn)比過(guò)去顯著。由于邊緣速率以皮秒計(jì),任何阻抗不連續(xù)、電感或電容干擾均會(huì)對(duì)信號(hào)質(zhì)量造成不利影響。盡管有各種來(lái)源會(huì)造成信號(hào)干擾,但一個(gè)特別而時(shí)常被忽視的來(lái)源就是過(guò)孔。
          • 關(guān)鍵字: pcb  

          詳細(xì)圖解在NetFPGA上創(chuàng)建一個(gè)OpenFlow Switch的網(wǎng)絡(luò)

          • 詳細(xì)圖解在NetFPGA上創(chuàng)建一個(gè)OpenFlow Switch的網(wǎng)絡(luò)-Author: KiKiCompany:Digilent ChinaEmail : Date: 2012.02.14 目的 如 圖所示,我們會(huì)創(chuàng)建一個(gè)基于OpenFlow Switch的網(wǎng)絡(luò)。
          • 關(guān)鍵字: FPGA  NetFPGA  

          用FPGA實(shí)現(xiàn)MAC核所要完成的功能

          • 用FPGA實(shí)現(xiàn)MAC核所要完成的功能-MAC發(fā)送模塊可將上層協(xié)議提供的數(shù)據(jù)封裝之后通過(guò)MII接口發(fā)送給PHY。
          • 關(guān)鍵字: FPGA  MAC  MII  

          FPGA verilog實(shí)現(xiàn)的1602時(shí)鐘計(jì)數(shù)器

          • FPGA verilog實(shí)現(xiàn)的1602時(shí)鐘計(jì)數(shù)器-網(wǎng)上很少用人公開(kāi)這一類代碼,一搜FPGA 1602,都是寫一個(gè)靜態(tài)的顯示,在實(shí)際應(yīng)用中,是沒(méi)有用的,因此這個(gè)簡(jiǎn)單的例子,給大家拋磚引玉了!
          • 關(guān)鍵字: FPGA  1602時(shí)鐘計(jì)數(shù)器  

          如何使用PlanAhead/Adept加速管腳排布

          • 如何使用PlanAhead/Adept加速管腳排布-在排布FPGA管腳生成ucf文件的過(guò)程中,當(dāng)FPGA管腳較多的時(shí)候,手工排布管腳不僅效率低,而且很容易出錯(cuò)。借助PlanAhead和Adept等工具,可以很方便快速的實(shí)現(xiàn)管腳排布。
          • 關(guān)鍵字: PlanAhead  Adept  FPGA  

          組合邏輯設(shè)計(jì)中的毛刺現(xiàn)象

          • 組合邏輯設(shè)計(jì)中的毛刺現(xiàn)象-和所有的數(shù)字電路一樣,毛刺也是FPGA電路中的棘手問(wèn)題,它的出現(xiàn)會(huì)影響電路工作的穩(wěn)定性,可靠性,嚴(yán)重時(shí)會(huì)導(dǎo)致整個(gè)數(shù)字系統(tǒng)的誤動(dòng)作和邏輯紊亂。
          • 關(guān)鍵字: 毛刺  FPGA  電路  

          FPGA管腳分配時(shí)需注意的一些事項(xiàng)

          • FPGA管腳分配時(shí)需注意的一些事項(xiàng)-設(shè)計(jì)過(guò)FPGA的原理圖,看FPGA的手冊(cè),說(shuō)管腳的分配問(wèn)題,如時(shí)鐘管腳要用GC類管腳,而且單端時(shí)鐘輸入時(shí)要用P類型的管腳,不能用N類型管腳等等。
          • 關(guān)鍵字: FPGA  

          詳解常見(jiàn)差分信號(hào)PCB布局的三大誤區(qū)

          • 詳解常見(jiàn)差分信號(hào)PCB布局的三大誤區(qū)-認(rèn)為差分信號(hào)不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對(duì)方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對(duì)高速信號(hào)傳輸?shù)臋C(jī)理認(rèn)識(shí)還不夠深入。雖然差分電路對(duì)于類似地彈以及其它可能存在于電源和地平面上的噪音信號(hào)是不敏感的。
          • 關(guān)鍵字: 差分信號(hào)  PCB  

          學(xué)習(xí)FPGA需要注意的幾個(gè)重要問(wèn)題

          • 學(xué)習(xí)FPGA需要注意的幾個(gè)重要問(wèn)題-如何學(xué)好FPGA呢,很多人很困惑,多數(shù)停留在基礎(chǔ)位置徘徊,我就這方面問(wèn)題給大家談幾點(diǎn)自己的看法。
          • 關(guān)鍵字: FPGA  數(shù)字電路  HDL語(yǔ)言  

          使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真

          • 使用Signal Tap II采集到的數(shù)據(jù)進(jìn)行Matlab仿真-在使用FPGA進(jìn)行無(wú)線通信或者進(jìn)行信號(hào)處理時(shí),一般按照這樣的步驟進(jìn)行
          • 關(guān)鍵字: FPGA  Matlab仿真  SignalTapII  
          共8357條 80/558 |‹ « 78 79 80 81 82 83 84 85 86 87 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473