色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          "); //-->

          博客專(zhuān)欄

          EEPW首頁(yè) > 博客 > 【超級(jí)干貨】FPGA設(shè)計(jì)流程及原理

          【超級(jí)干貨】FPGA設(shè)計(jì)流程及原理

          發(fā)布人:智能物聯(lián)研習(xí)社 時(shí)間:2021-07-29 來(lái)源:工程師 發(fā)布文章

          FPGA是可編程芯片,因此FPGA的設(shè)計(jì)內(nèi)容包括硬件設(shè)計(jì)和軟件設(shè)計(jì)兩部分。硬件包括FPGA芯片電路、 存儲(chǔ)器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。

           

          FPGA的開(kāi)發(fā)流程即是利用EDA開(kāi)發(fā)軟件以及編程工具對(duì)FPGA芯片進(jìn)行開(kāi)發(fā)的過(guò)程。EDA ( Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)是充分發(fā)揮LSI性能的關(guān)鍵技術(shù)。理論上,一款FPGA所能達(dá)到的性能上限是由制程等物理因素決定的,而在實(shí)際應(yīng)用中用戶(hù)電路的性能很大程度上取決于器件的架構(gòu)和EDA工具。這就像汽車(chē)一樣,無(wú)論引擎(制程)多么強(qiáng)勁,都需要配合適當(dāng)?shù)能?chē)體(架構(gòu))和駕駛技術(shù)( EDA工具)才能發(fā)揮出極限速度。尤其是與電路實(shí)現(xiàn)直接相關(guān)的EDA工具,其對(duì)性能的影響不可估量。

           

          FPGA的設(shè)計(jì)流程由HDL源代碼的邏輯綜合開(kāi)始,經(jīng)過(guò)工藝映射、邏輯打包、布局布線等過(guò)程,最終生成比特流。邏輯綜合將HDL描述轉(zhuǎn)換為門(mén)級(jí)網(wǎng)表,工藝映射將這個(gè)網(wǎng)表轉(zhuǎn)換為查找表級(jí)別的網(wǎng)表。邏輯打包是將多個(gè)查我表和觸發(fā)器集合到一個(gè)邏輯塊的過(guò)程。布局布線工具先決定邏輯塊在器件上的位置,然后通過(guò)布線結(jié)構(gòu)實(shí)現(xiàn)邏輯塊之間的連接。最終,基于這些布局布線信息可以決定FPGA中各個(gè)開(kāi)關(guān)的連接關(guān)系,以此生成比特流。

           

          器件上查找表的輸入數(shù)是既定的(查找表能實(shí)現(xiàn)輸人數(shù)不大于自己的任意邏輯),而FPGA的設(shè)計(jì)就是要從目標(biāo)電路的邏輯函數(shù)中不斷分離出既定輸入數(shù)之內(nèi)的邏輯,并將其映射到查找表上。然后將這些查找表通過(guò)布線相連, 就可以在FPGA 上實(shí)現(xiàn)目標(biāo)電路。

           

          FPGAASIC的區(qū)別在于,ASIC通過(guò)組合使用標(biāo)準(zhǔn)單元庫(kù)中的邏輯實(shí)現(xiàn)電路,而FPGA則使用統(tǒng)一構(gòu)造的查找表。這種區(qū)別也體現(xiàn)在了EDA工具上。下面我們就對(duì)這種不同于ASICEDA技術(shù)原理進(jìn)行詳細(xì)介紹,具體包括上述的工藝映射、邏輯打包、布局布線。

           

          02

           

          工藝映射

           

          工藝映射是指將不依賴(lài)于任何工藝的門(mén)級(jí)網(wǎng)表轉(zhuǎn)換為由特定FPGA邏輯單元所表示的網(wǎng)表的過(guò)程。這里所說(shuō)的邏輯單元依賴(lài)于特定的FPGA架構(gòu),是由查找表或MUX等邏輯電路實(shí)現(xiàn)的FPGA上的最小邏輯單位。工藝映射是從HDL開(kāi)始的邏輯轉(zhuǎn)換的最后一步,因此對(duì)最終電路實(shí)現(xiàn)的質(zhì)量(面積、速度、功耗等)至關(guān)重要。下面我們就通過(guò)工藝映射最具代表性的工具FlowMap,來(lái)講解工藝映射的原理。Flow Map是由加州大學(xué)洛杉磯分校叢京生教授(Jason Cong)的研究團(tuán)隊(duì)開(kāi)發(fā)的工藝映射算法。將目標(biāo)電路網(wǎng)表轉(zhuǎn)換到k輸入的查找表(k-LUT)的工藝映射過(guò)程由下面兩個(gè)步驟組成。

           

          1)分解:門(mén)級(jí)網(wǎng)標(biāo)實(shí)際上都是以布爾網(wǎng)絡(luò)的形式來(lái)表示的。先將布爾網(wǎng)絡(luò)的各個(gè)節(jié)點(diǎn)不斷分解,直至輸人數(shù)小于查找表的輸人數(shù)k

           

          2)覆蓋:基于過(guò)程(1)所得到的布爾網(wǎng)絡(luò),使用某種基準(zhǔn)對(duì)輸入進(jìn)行切分,使用k-LUT覆蓋多個(gè)節(jié)點(diǎn)。

           

          FlowMap第(2)步的覆蓋過(guò)程,是一種可以在多項(xiàng)式時(shí)間內(nèi)找到邏輯層數(shù)最優(yōu)解的方法。

           

          03

           

          3、邏輯打包

           

          目前,主流FPGA的邏輯塊都具有多個(gè)查找表,因此將查找表高效地打包到邏輯塊的過(guò)程是不可或缺的。邏輯打包主要有兩個(gè)要點(diǎn):第一,邏輯塊內(nèi)部布線(局部布線)和邏輯塊外部布線(布線通道中的布線)的延遲相差很大;第二,如果邏輯塊中有查找表空閑,資源使用率就會(huì)降低(增加邏輯塊的使用量),因此要盡量在每個(gè)邏輯塊內(nèi)填裝更多邏輯。

           

          之前世界上出現(xiàn)了許多可以實(shí)現(xiàn)多種性能優(yōu)化的打包工具,但他們的裝箱算法都只能處理單一的查找表結(jié)構(gòu)。近些年的邏輯塊包含了自適應(yīng)查找表等更為復(fù)雜的結(jié)構(gòu)。自適應(yīng)查找表不僅需要在工藝映射時(shí)選擇最佳輸入數(shù)的查找表,對(duì)裝箱算法也有很大影響。比如,在打包自適應(yīng)查找表的網(wǎng)表時(shí)為了改善布通率和延遲,不能只考慮邏輯塊中查找表的數(shù)量,還要考慮主輸入數(shù)量、邏輯塊所允許的查找表模式組合等因素。因此要找到同時(shí)滿(mǎn)足邏輯塊數(shù)最少、延遲最小、布線數(shù)最少的解是非常困難的。

           

          VTR(Verilog-to-Routing)中集成的AAPack(ArchitectureAware Packer)就是為了挑戰(zhàn)這個(gè)問(wèn)題而誕生的。VTR系統(tǒng)使用XML的形式建立器件的架構(gòu)模型。其架構(gòu)的定義分為單元結(jié)構(gòu)( physical block,相當(dāng)于邏輯塊內(nèi)的邏輯單元)和布線結(jié)構(gòu)( interconnect,相當(dāng)于physical block間的連接關(guān)系和連接方式)。單元結(jié)構(gòu)的描述方式為嵌套式,可以描還含有多個(gè)邏輯單元的邏輯塊。使用模式單元還可以表達(dá)具有多種模式的結(jié)構(gòu),例如將多輸入查找表拆分為多個(gè)少輸人的查找表(多種模式)等。

           

          AAPack實(shí)現(xiàn)了對(duì)上述架構(gòu)模型的支持,其裝箱算法如下所示。

           

          (1)如果有未打包的查找表,則選其作為種子并確定要插入的邏輯塊。

           

          (2)按照如下算法向當(dāng)前邏輯塊填裝查找表。

           

          (a)尋找可填裝的候補(bǔ)查找表。

           

          (b)將選擇的查找表填入邏輯塊。

           

          (c)如果邏輯塊還有空位,返回到步驟(2)(a)。

           

          (3)將裝箱完畢的邏輯塊輸出到文件,返回到步驟(1)

           

          綜上,AAPack可以對(duì)結(jié)構(gòu)復(fù)雜的邏輯塊實(shí)現(xiàn)查找表打包功能。

           

          04

           

          布局布線

           

          布局布線是FPGA設(shè)計(jì)流程的最后一個(gè)步驟——在物理上確定邏輯塊的位置和信號(hào)連接路徑。一般來(lái)說(shuō)首先會(huì)確定邏輯塊的布局,然后再對(duì)邏輯塊間的連接進(jìn)行布線。

           

          多數(shù)FPGA的邏輯塊都呈二維陣列狀排列,因此邏輯塊布局問(wèn)題可以視為標(biāo)準(zhǔn)的二次分配問(wèn)題。然而,此類(lèi)問(wèn)題也被公認(rèn)為是NP問(wèn)題,通常只能使用SA ( Simulated Annealing)等算法獲取近似解。

           

          布線過(guò)程中主要使用兩種布線方法:全局布線和詳細(xì)布線。全局布線階段主要決定線網(wǎng)的布線路徑,例如通過(guò)哪些通道形成連接。詳細(xì)布線則基于全局布線所得的信息,確定路徑具體使用了哪些布線資源、通過(guò)了哪些開(kāi)關(guān)等。

           

          下面我們使用由多倫多大學(xué)開(kāi)發(fā)、在學(xué)術(shù)界被廣泛應(yīng)用的布局布線工具VPR(Versatile Place and Route)進(jìn)行介紹。


          VPR的布線過(guò)程如下:

           

          (2)計(jì)算當(dāng)前布局的布線擁擠度。

           

          (3)隨機(jī)選擇兩個(gè)邏輯塊并對(duì)調(diào)其位置。

           

          (4)計(jì)算對(duì)調(diào)后的布線擁擠度。

           

          (5)比較對(duì)調(diào)前后擁擠度的數(shù)值,決定是否接受新的布局。

           

          目前,作為最主要的開(kāi)源FPGA設(shè)計(jì)框架,VPR已經(jīng)發(fā)展到了7.0的版本了,其中也加入了一些更加實(shí)用的功能和工具,例如支持進(jìn)位信號(hào)等專(zhuān)用連接、多時(shí)鐘域時(shí)序分析、功耗分析等。


          當(dāng)然,理論肯定不及實(shí)踐,以下推薦個(gè)平臺(tái),各路大佬可以體驗(yàn):

          https://auth.tuya.com/?_source=32fe8c33b5a2a7c071f562063e20fd8a       



          *博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。

          繼電器相關(guān)文章:繼電器工作原理


          時(shí)間繼電器相關(guān)文章:時(shí)間繼電器


          電化學(xué)工作站相關(guān)文章:電化學(xué)工作站原理



          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉