去耦是一種基于頻率從復(fù)合信號中分離信號分量的方法。因此,了解應(yīng)該隔離哪個頻率范圍對于準(zhǔn)確地在系統(tǒng)中放置電容器很重要。
交流和直流信號的分離對于PCB組件否則它會影響兩者信號完整性和電源完整性. 解耦不良也會導(dǎo)致電源總線噪聲,導(dǎo)致EMC問題,影響產(chǎn)品可靠性。
去耦電容器因其固有的能量存儲能力而用于電源和瞬態(tài)去耦。復(fù)雜的 PCB 組件具有多個電源,需要電壓調(diào)節(jié)以確保處理器、FPGA、IC 或放大器等組件的正常運(yùn)行。這些電容器在需要時提供電流以維持組件的電壓水平。有效的去耦取決于電容器類型及其在電路板上的位置。
在本文中,我們討論了一些重要的去耦電容器放置指南,以減少對配電網(wǎng)絡(luò) (PDN) 和 I/O 信號的不利影響。
目錄
1.PCB去耦的概念
2.電源總線去耦電容器放置策略
2.1沒有電源層的板
2.2具有緊密間隔電源層的電路板
2.3具有寬間距電源層的電路板
3.為了信號和電源完整性,去耦電容器應(yīng)該放在哪里?
4.BGA 的去耦電容器放置指南
5.旁路電容應(yīng)該放在 PCB 的什么位置?
PCB去耦的概念當(dāng) PCB 上的有源器件顯示其吸收的電流量突然變化時,會導(dǎo)致連接走線阻抗上的電源電壓下降。這種電壓降會影響板上所有設(shè)備的功能,而不僅僅是開關(guān)設(shè)備。如果壓降過高,PCB 上的電路可能無法正常運(yùn)行。電源總線上的電壓波動會產(chǎn)生傳導(dǎo)或輻射電磁干擾 (EMI) 問題.
通過在有源器件附近的電源和接地導(dǎo)體之間放置一個電容器,可以控制電壓波動。該電容器充當(dāng)本地電荷儲存器,可控制電流的突然變化,同時平衡電源總線上的電壓。
PCB 可以分為三類用于電源總線去耦:
沒有電源層的板
具有緊密間隔電源層的電路板
具有寬間距電源層的電路板
對于沒有電源層的電路板,去耦電容器放置更容易。如果 PCB 具有一個或多個實(shí)心接地層,則這一點(diǎn)非常正確。當(dāng)電源分布在走線上時,設(shè)計(jì)人員發(fā)現(xiàn)控制每個設(shè)備所見的電源總線噪聲具有挑戰(zhàn)性。
板上有源器件之間的最佳隔離允許設(shè)計(jì)人員單獨(dú)去耦每個器件。它可確保滿足器件的高頻電流要求,而不允許電源輸入引腳出現(xiàn)不可接受的電壓擺幅。以下是去耦電容器放置的一些指南 沒有電源層的 PCB:
至少放置一個局部去耦電容對于板上的每個有源設(shè)備。
至少放置一個大容量去耦電容器對于電路板上的每個電壓分布。
在有源器件的電壓和接地引腳之間連接本地去耦電容器。確保由電容器連接形成的回路面積最小。
在電壓進(jìn)入電路板的入口點(diǎn)附近放置大容量去耦電容器。如果電路板上產(chǎn)生電壓,那么這些電容器應(yīng)安裝在靠近產(chǎn)生電壓的位置。
大容量去耦電容器的大小根據(jù)整個電路板的瞬時(瞬態(tài))電流要求進(jìn)行選擇。放置兩個具有相同標(biāo)稱值的本地去耦電容器比放置一個具有兩倍標(biāo)稱值的電容器要好。原因是兩個電容器具有較低的整體連接電感,并為電源總線的其余部分提供更好的高頻濾波。
將去耦電容器放置在具有緊密間隔電源平面的 PCB 上需要不同的方法。這是因?yàn)檫@些平面貢獻(xiàn)了一個去耦電容(由于它們非常接近),這在高頻下變得很重要。
選擇可用的最大標(biāo)稱電容。不要使用理論電容小于電源和電源返回層之間自然存在的平行板電容的電容器。一塊用FR-4材質(zhì)包含一對間隔 0.25 mm(10 mil)的配電平面,具有大約 16 pF/cm 的平面間電容2.
局部去耦電容器的放置并不重要,因?yàn)樗鼈兊男阅苁芘c平面相關(guān)的連接電感的影響。根據(jù)它們的有效工作頻率,它們可以位于有源設(shè)備附近的任何地方。
去耦電容的數(shù)量與有效連接電感大致成反比。這就是為什么高速電路板通常每個有源器件都有許多本地去耦電容器。連接電感由電容器本體形成的回路面積計(jì)算,安裝墊,痕跡,和過孔.
避免使用連接到去耦電容器墊的走線。在焊盤內(nèi)部或附近放置通孔,最好盡可能靠近。
如果沒有空間將過孔定位在電容器焊盤附近,則移動整個電容器。實(shí)際上,電容器的位置并不重要,但連接電感至關(guān)重要。
將所有本地去耦電容器安裝在最靠近平面的板上。連接電感大約與與平面的距離成正比。
如果 PCB 上的電源層和接地層相距至少 0.5 mm,則平面之間的電感不能被忽略。此規(guī)則適用于大多數(shù)使用 1 mm 磁芯制造的 4 層板,并且多層板在電源層和接地層之間有信號層。
大容量去耦電容器的總值通過板上有源器件的瞬態(tài)功率要求進(jìn)行評估。
局部去耦電容器在較高頻率下發(fā)揮著重要作用。它們連接到配電平面的電感比它們的標(biāo)稱電容重要得多。
本地去耦電容器應(yīng)盡可能靠近它們所去耦的有源器件的電源或接地引腳。并且可以通過識別離有源器件最遠(yuǎn)的配電平面來確定電容器應(yīng)位于的引腳。
選擇可用的最大標(biāo)稱電容。標(biāo)稱電容值與連接電感無關(guān)。
定位本地去耦電容器,使連接到最遠(yuǎn)平面的引腳最靠近連接到該平面的有源器件引腳。
將去耦電容器放置在有源器件附近以共享相同的過孔是一個合適的選擇。但是,不應(yīng)在電容器安裝焊盤和通孔之間使用走線。
切勿在去耦電容器上使用走線來降低連接電感。將過孔放置在靠近安裝焊盤的位置,并盡可能靠近兩個電容器過孔。此外,將所有本地帽安裝在最靠近平面的板上。
將電容器并聯(lián)用于電源引腳和接地:去耦 I/O 信號路徑、配電和接地并不是那么重要,但消除交流或直流耦合至關(guān)重要。因此,電容應(yīng)與信號路徑并聯(lián)。
為了最大限度地減少高頻 EMI,將電容器與電阻器并聯(lián):去耦電容也可以與電阻并聯(lián),以濾除不需要的高頻,同時允許低頻和直流通過。
將電容放置在信號源附近:去耦電容應(yīng)盡可能靠近信號去耦源。這意味著蓋子應(yīng)放置在 IC 的引腳上,并靠近 I/O 信號的連接器。
為 I/O 信號走線串聯(lián)電容器:為了從輸入和輸出信號中去除低頻瞬變,電容器應(yīng)與走線串聯(lián)。高頻會通過電容器,但低頻和直流會被阻擋。此外,高頻瞬變應(yīng)使用小電容,低頻瞬變應(yīng)使用大電容。
將電容器放置在與數(shù)字和模擬接地相同的層上:去耦電容器還可用于分離模擬和數(shù)字信號。這是通過在 AC 和數(shù)字 PCB 接地端之間連接一個電容器來實(shí)現(xiàn)的。
在接地平面連接之前連接電容器:將電容器連接到組件引腳,然后再將其連接到通孔以到達(dá)電源層。這確保了平穩(wěn)的電流流過平面。
將去耦電容器放置在BGA另一側(cè)的引腳下方。
這就是 BGA 將如何通過焊盤上的通孔扇出。稍后,它可以填充導(dǎo)電或非導(dǎo)電填充物。
不是在 BGA 的電源/接地部分內(nèi)每個球放置一個過孔,而是每隔一行跳過并與兩個電源或接地球共享每個過孔。
與將電容器放置在封裝區(qū)域之外相比,這將允許電容器直接安裝在部件下方并最小化電感。
筆記:好的處理方式是限制一個通孔連接電源引腳的數(shù)量。
將旁路電容器放置在電路板的另一側(cè)庭院區(qū)域,用于周邊矩陣 BGA。調(diào)整電容器的方向,使 BGA 電源引腳扇出孔也可以作為電容器的連接點(diǎn)。這為電源提供了最低電感通道,同時為信號路由留出了通孔空間。
在矩陣內(nèi)放置旁路電容器時,僅當(dāng)存在可用的過孔作為矩陣的一部分時才嘗試這樣做BGA扇出圖案。在這些區(qū)域添加額外的過孔是可能的。但請注意,由于扇出模式在四個方向,額外的過孔也會減少內(nèi)部電源和接地平面上的銅通道。
一個實(shí)心BGA矩陣在中間有接地引腳,由一排或兩排電源引腳包圍。當(dāng)發(fā)生這種情況時,可以移除外部接地引腳行的自動扇形出通孔,并將其扇形回下一個內(nèi)部行。
這種方法通過在電路板的底部放置旁路電容器,在中間的接地引腳塊周圍創(chuàng)建一個通道。為此,可能需要減小一些功率電容器的尺寸。因此,大量旁路電容器被放置在離電源引腳更近的地方。
旁路電容應(yīng)該放在 PCB 的什么位置?電容器的放置是最關(guān)鍵的階段之一印刷電路板設(shè)計(jì)過程。不正確的電容器放置可以完全取消它們的性能。
相對于 SMT 組件放置,將電容器放置在電路板的底部。
建議將 SMT 元件放置在底部,因?yàn)殡娙萜魍ǔ7胖迷?SMT 元件的焊盤下方。將它們放在底部可為扇出走線和過孔提供更多空間。如果您將電容器放置在頂部,請將它們放置在盡可能靠近組件電源引腳的位置。
如上圖所示,旁路電容在頂部占據(jù)了額外的空間,因此減少了過孔的可用空間。如下圖所示,由于電容放在反面,所以可以放在上面IC焊盤的下面。因此,沒有通孔空間損失。
上面顯示的方法是PCB工程師的首選方法。它不僅提供了更多的過孔空間,而且還具有通過將電容器的接地端直接連接到器件的接地引腳之一來縮短接地路徑的優(yōu)勢。這在 IC 周圍提供了一個更短、電感更小的接地系統(tǒng)。
將多個不同值的電容器連接到 IC 上的同一個電源引腳時,請將值最低的電容器靠近器件引腳放置。
最低值的電容器為最大頻率電源電流要求提供開關(guān)電流。當(dāng)數(shù)字設(shè)備的輸出從“OFF”狀態(tài)變?yōu)椤癘N”狀態(tài)(反之亦然)時,執(zhí)行此操作所需的電流會在短時間內(nèi)變得非常高。如果唯一可用于產(chǎn)生這種近乎瞬時電流的電容器是較大值的電容器,那么由于電容器的時間常數(shù)較長,輸出將無法以所需的速度切換。這會導(dǎo)致設(shè)計(jì)中出現(xiàn)嚴(yán)重的時序問題。
在引腳附近連接低值電容器可以快速向開關(guān)器件提供小電流。這是因?yàn)檫@些電容器具有較短的時間常數(shù)。一旦輸出恢復(fù)到穩(wěn)定狀態(tài),電流要求就會降低。
按電容值的升序?qū)⑤^大的非極化電容器和鉭電容器放在引腳或器件附近。鉭電容器提供電流的速度比系統(tǒng)電源快。這些電容器為高頻電容器充電的速度比系統(tǒng)電源的響應(yīng)速度更快。
在下圖中,具有最低值 (C13) 的電容器最靠近器件電源引腳,其次是 C2 和 C14。鉭可以放置在器件的上方或下方,只要靠近 U1 并且不會影響性能。
IC左右兩側(cè)的空間一般用于扇出或鉭之前需要注意的其他組件。隨著電容值的增加,每個值的電容器數(shù)量通常會減少。一個鉭電容器可能有四到六個陶瓷電容器。大于 10uF 的電容器通??梢苑植荚诟蟮膮^(qū)域。
對于具有多個電源引腳的設(shè)備,每個電源引腳至少使用一個旁路電容器。
如果設(shè)計(jì)只允許使用兩個旁路電容器,則在設(shè)備的任一側(cè)放置一個。
到避免地彈問題(因?yàn)樵S多輸出同時切換),每個設(shè)備再添加兩個電容器,如下所示。
請參閱原理圖以確保將旁路電容器放置在器件電源引腳而不是高邏輯引腳。
從 PCB 組裝的角度來看,電容器是用途最廣泛的組件,去耦是其主要功能之一。事實(shí)上,電路板的信號和電源完整性可能取決于去耦電容器放置的效率。
要了解解耦帽閱讀的基礎(chǔ)知識,去耦電容有什么用. 在評論部分讓我們知道您希望我們接下來在去耦電容器系列中寫什么。