基于JTAG邊界掃描方式的重構(gòu)控制器的設(shè)計
重構(gòu)控制器框圖如圖1所示。ARM執(zhí)行的初始化工作包括程序更新加載運行,FPGA參數(shù)設(shè)定等(見圖2)。FPGA初始化包括設(shè)定內(nèi)部命令寄存器和邏輯狀態(tài)的初始值、內(nèi)部緩沖區(qū)數(shù)據(jù)清零等。ARM處理器一方面通過ARM總線讀取外部Flash中的配置方案,將其存儲到TDI模塊的緩存中;另一方面重構(gòu)控制器中模擬TAP控制器的FPGA,通過執(zhí)行ARM處理器發(fā)出的配置指令,模擬產(chǎn)生TCK 、TMS 、TDI 和TDO信號,作為目標可編程器件的JTAG接口激勵,與目標可編程器件的JTAG口串聯(lián)成菊花鏈,對目標可編程器件進行在系統(tǒng)編程。
本文引用地址:http://cafeforensic.com/article/105941.htm重構(gòu)控制器模塊
ARM接口模塊
如圖1所示,ARM接口模塊主要作為FPGA和ARM處理器之間的接口,完成ARM的命令控制和參數(shù)傳遞。當系統(tǒng)上電后,ARM處理器將預先設(shè)定好的各種配置信息傳送至ARM接口模塊,完成對FPGA及各外圍模塊進行配置。系統(tǒng)正常運行時,該模塊處于閑置狀態(tài)。直到ARM處理器請求進行新的配置時,ARM接口模塊再次傳遞新的配置信息,完成目標板重新配置。
評論