美高森美發(fā)布System Builder設計工具
致力于提供低功耗、高安全性、高可靠性以及高性能半導體技術產(chǎn)品的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣布SmartFusion®2 SoC FPGA用戶現(xiàn)在可以獲益于其新近發(fā)布的系統(tǒng)創(chuàng)建器(System Builder)設計工具。System Builder是Libero System-on-Chip (SoC)設計環(huán)境版本11.0中的功能強大的全新設計工具,目標是加快客戶定義和使用基于ARM系統(tǒng)的 Smartfusion2 SOC FPGA的設計實現(xiàn)。
本文引用地址:http://cafeforensic.com/article/147055.htm美高森美公司的軟件與系統(tǒng)工程副總裁 Jim Davis提到:“System builder工具顯著簡化了美高森美公司Smartfusion2 SOC FPGA設計流程。隨著器件的復雜度增加,設計中的系統(tǒng)規(guī)范階段也越來越易于出差錯。而使用System builder設計開發(fā)人員通過高層面的按步設計過程可以快速簡單的定義好所需要的系統(tǒng)結(jié)構。”
System Builder的輸出是自動生成的,并具有構造自糾正特性(correct-by-construction),從而消除了在較傳統(tǒng)的工具流程中“通過手工”定義架構時產(chǎn)生的錯誤。這樣,System Builder可以大幅縮短復雜SoC FPGA的設計周期時間。
而且偏向軟件設計的工程師可以輕易創(chuàng)建一個嵌入式架構然后開始自己的代碼開發(fā)。這樣可以簡化美高森美 SmartFusion2器件的使用,并且可讓更廣范圍的設計工程師使用SoC FPGA技術。增強的System Builder流程還可讓美高森美通過其內(nèi)部設計服務來輕易支持更多的客戶,可為最終客戶提供用于定制功能模塊的數(shù)字或混合信號設計、軟IP、固件開發(fā),甚至完整的設計。
System Builder用戶通過逐步引導,經(jīng)由各個主要的SoC FPGA架構模塊完成設計。這個設計過程使用高層面圖形界面,利用先前的架構選擇并且指導用戶通過選擇選項和配置需要的嵌入式系統(tǒng)模塊,自動生成最終的系統(tǒng)規(guī)范,并且具有構造正確性。這個規(guī)范包括ARM處理器及其相關外設,以及在FPGA結(jié)構中實施的其它IP模塊的配置和互連。System Builder可以配置日益增多的用于高性能接口的IP模塊組合,包括DDR2/DDR3/LPDDR存儲控制器,以及使用5Gbps SERDES用于PCIe、XAUI (10 GbE) 和SGMII的串行接口。System Builder內(nèi)提供的其它基于結(jié)構的參數(shù)化IP功能包括I2C、SPI、定時器、UART和PWM模塊,大量的經(jīng)過驗證的IP功能可以快速、輕易地用于創(chuàng)建專用SoC,從而縮短全系列工業(yè)、通訊、航空和國防系統(tǒng)的上市時間。
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
評論