I2C串行EEPROM存儲器因具有外形體積小、接口緊湊簡單、占用引腳資源少、數(shù)據(jù)保存可靠、可在線改寫、功耗低和價格低廉等顯著特點,被廣泛應用于嵌入式控制系統(tǒng)中,用于存放配置參數(shù)、調整和運行數(shù)據(jù)等信息。但由于其為同步串行傳輸,通訊協(xié)議非常簡單,沒有提供更為復雜的糾錯和檢測機制,在實踐中經(jīng)常因使用不當造成數(shù)據(jù)丟失、數(shù)據(jù)無故改寫等問題。對于存儲數(shù)據(jù)要求非常高的系統(tǒng), 例如計量產(chǎn)品、無人值守系統(tǒng)等,如果存儲數(shù)據(jù)發(fā)生意外錯誤,造成的損失是致命的,因此在設計使用I2C串行EEPROM存儲器時,更多地需要硬件和軟件相互接合,采取一些相關的處理措施,使得產(chǎn)品能夠在各種惡劣的使用環(huán)境中可靠、正確地運行。
1 硬件處理措施
硬件處理過程中,應重點考慮以下幾個方面:
(1)電源是一個控制系統(tǒng)可靠運行的基石,很多產(chǎn)品與外界的有線連接就是電源連接。因此,在產(chǎn)品設計時應對電源電路進行有效濾波處理,并且應該通過EMC的試驗檢測來降低電源紋波噪聲,抑制高頻震蕩和高壓脈沖的侵入,減少由于噪聲過大而引起的I2C串行EEPROM器件讀寫失誤。這一點尤為重要,因為實踐中很多系統(tǒng)的數(shù)據(jù)不知何故而發(fā)生了錯誤,可能的一個重要原因就是電源的抗干擾能力有限,從而導致I2C總線干擾。
(2)由于特殊原因,盡管對電源已經(jīng)進行了有效處理,仍無法避免電磁的干擾,在使用I2C串行EEPROM時,在I2C規(guī)范限制條件下,可以采取減小上拉電阻和使用I2C總線驅動器提高輸出驅動能力等措施來有效降低電磁干擾對讀寫的影響。
(3)I2C串行EEPROM 一般具有欠壓復位電路,如果微處理器欠壓復位的門限電壓高于I2C串行EEPROM,那么,由于電磁干擾造成的電壓波動使得微處理器可能會在總線通信過程中率先復位,而I2C串行EEPROM保持其當前狀態(tài),導致總線出現(xiàn)“掛死”現(xiàn)象,使得數(shù)據(jù)傳輸不同步而出現(xiàn)數(shù)據(jù)錯誤。因此,應盡量采用帶有掉電檢測功能的微處理器,設置微處理器掉電復位門檻電壓低于I2C串行EEPROM 的欠壓復位門檻,使得微處理器與I2C串行EEPROM同步復位[1]。
(4)為防止總線意外“掛死”,如果設計允許,最好能控制I2C器件的電源或選擇帶有復位引腳的器件。
(5)對于具有寫保護功能的I2C串行EEPROM,可充分利用寫保護引腳來提供硬件寫保護功能,將寫保護引腳連接到微處理器的I/O口線上,控制器件在平時處于寫保護狀態(tài);需要寫入時,將寫保護引腳變?yōu)檫壿?ldquo;0”。注意,寫保護引腳不能懸空,否則器件將無法正常工作。
2 軟件處理措施
在保證硬件電路設計可靠的同時,提高軟件的抗干擾能力同樣重要。在對I2C串行EEPROM進行讀寫操作時,要從兩個方面進行可靠性的設計,首先要保證I2C總線通訊的完整和有效性,其次就是保證I2C串行EEPROM讀寫數(shù)據(jù)的正確性。
2.1 保證 I2C總線通訊的完整和有效性措施
2.1.1 總線復位
前面講到在I2C總線通訊過程中,由于電磁干擾等因素可能導致總線“掛死”或通訊失效,所以在啟動通訊前,應先對I2C串行EEPROM器件進行復位操作,以保證I2C總線處于暢通狀態(tài)。對于具有復位引腳的器件,提供復位信號重新復位;而對于無復位引腳的器件,若電路設計中能控制其電源,則給器件上電復位;若無法控制器件電源,則啟動“恢復序列”復位?;謴托蛄胁僮髁鞒虨椋?br /> (1)在SCL線發(fā)送9個時鐘脈沖;
(2)由Master保持SDA線為高,直到Slave-Transmitter模式釋放SDA執(zhí)行ACK操作;
(3)在ACK操作時,保持SDA線為高;
(4)在Master-Receiver和Slave-Transmitter模式都結束后,Master發(fā)送一個Stop命令完成初始化總線[1]。
恢復序列如圖1所示。
本文引用地址:http://cafeforensic.com/article/148232.htm
2.1.2 通訊流程
對于具有硬件I2C協(xié)議的微處理器,都有一個總線狀態(tài)寄存器,每一個狀態(tài)都有一個唯一的狀態(tài)碼與之對應,指示總線接口的當前狀態(tài),并且提供下一步的典型操作??梢猿浞掷眠@些狀態(tài)碼來判斷總線通訊是否正常,若不正常應執(zhí)行總線復位。若微處理器沒有I2C協(xié)議接口,而是采用模擬方式對I2C串行EEPROM操作,那么每步操作后應檢測接收到的ACK信號,若信號為邏輯“1”,應執(zhí)行總線復位。
2.2 保證I2C串行EEPROM讀寫數(shù)據(jù)的正確性措施
I2C總線協(xié)議比較簡單,本身對數(shù)據(jù)沒有容錯機制,所以,在保證總線通訊完整和有效的前提下,應對讀寫數(shù)據(jù)的正確性采取相應的處理機制。
2.2.1 數(shù)據(jù)分區(qū)存放
重要數(shù)據(jù)和參數(shù)應分區(qū)存放,根據(jù)I2C串行存儲容量和存放的數(shù)據(jù)量分為3個區(qū)域或更多的奇數(shù)個區(qū)域,多個區(qū)域數(shù)據(jù)同步刷新,這樣就大大降低了由于強干擾造成的數(shù)據(jù)無法應用的情況。數(shù)據(jù)存放格式如圖2所示。
其中校驗碼可根據(jù)系統(tǒng)的運算速度,選擇單字節(jié)或16 bit CRC碼。
2.2.2 數(shù)據(jù)寫入
數(shù)據(jù)寫入采取口令校對機制,寫入數(shù)據(jù)前生成寫入口令,在寫入子程序入口處檢驗口令的正確性,如果口令正確,則啟動寫入程序,操作完畢后使口令作廢;若口令錯誤,則轉到錯誤處理程序或放棄本次寫操作[2]。這樣將杜絕由于程序跑飛等原因造成的數(shù)據(jù)錯誤改寫。
在調用數(shù)據(jù)寫入程序前,根據(jù)數(shù)據(jù)校驗規(guī)則生成所寫入數(shù)據(jù)的校驗碼,連同校驗碼一同寫入存儲區(qū)域,并且同步刷新所有區(qū)域。其校驗碼是讀取數(shù)據(jù)時檢驗數(shù)據(jù)正確與否的評判依據(jù)。數(shù)據(jù)寫入流程如圖3所示。
2.2.3 數(shù)據(jù)讀取
讀取數(shù)據(jù)時,依次從各存放區(qū)域連同數(shù)據(jù)的校驗碼同時讀出,根據(jù)同樣的數(shù)據(jù)校驗規(guī)則產(chǎn)生新的校驗碼,通過該校驗碼與讀出的校驗碼比對,判斷讀出數(shù)據(jù)的正確性[3]。評判原則為:若有一個存放區(qū)域的數(shù)據(jù)是正確的,則結束讀操作;若所有區(qū)域數(shù)據(jù)都不正確,則轉到錯誤處理程序或放棄本次操作。數(shù)據(jù)讀取流程如圖4所示。
2.2.4 錯誤處理
(1)寫入錯誤。由于程序跑飛等原因造成非法數(shù)據(jù)進入寫入子程序入口,若看門狗未起作用,程序應強制轉到復位入口開始執(zhí)行,并記錄該事件,以備查詢。
(2)讀出錯誤。若所有區(qū)域數(shù)據(jù)為錯誤數(shù)據(jù),條件允許的情況下,應發(fā)出告警提示,以避免造成更多的系統(tǒng)傷害;其他情況下應根據(jù)數(shù)據(jù)的構成結構,判斷與正確結構相近的數(shù)據(jù)為有效數(shù)據(jù),或者將上一次的正確數(shù)據(jù)作為有效數(shù)據(jù),并刷新每個存放區(qū)域數(shù)據(jù),記錄該事件,以備查詢。
本文結合實際應用,找出了嵌入式控制系統(tǒng)中使用I2C串行EEPROM存儲器可能存在的問題及其產(chǎn)生的原因,并介紹了相應的處理和保護措施。通過在產(chǎn)品實踐中的應用,收到了很好的效果,極大地提高了系統(tǒng)的可靠性。這些技術實用、可靠,在對I2C串行EEPROM存儲器進行應用設計時可以借鑒。
參考文獻
[1] Microchip Technology Inc.I2C串行EEPROM系列數(shù)據(jù)手冊[S].2008:1-21.
[2] 李維平,張濤,丁振君.延長EEPROM使用壽命的方法[J]. 單片機與嵌入式系統(tǒng)應用,2005(6):76-78.
[3] 何立民.I2C總線應用系統(tǒng)設計[M].北京:北京航空航天大學出版社,1995:50-80.
linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)
技術專區(qū)
評論