色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于Hyperlynx的DDR2嵌入式系統(tǒng)設(shè)計(jì)與仿真

          基于Hyperlynx的DDR2嵌入式系統(tǒng)設(shè)計(jì)與仿真

          作者: 時(shí)間:2010-11-05 來源:網(wǎng)絡(luò) 收藏

            在運(yùn)用CAD工具得出具有關(guān)鍵元件布局和關(guān)鍵網(wǎng)絡(luò)的走線的基本元素的PCB后,綜合考慮如電氣、電磁兼容性(EMC)等因素對(duì)信號(hào)完整性(SI)的影響以及這些因素之間的相互作用,從而進(jìn)行Boardsim布線后的分析與驗(yàn)證。下面選取一些重要的DQ、DQS、MA網(wǎng)絡(luò)進(jìn)行分析。在進(jìn)行完整PCB的布線后,可以通過Boardsim導(dǎo)入PCB文件。圖1為地址/控制線在Boardsim中的顯示圖,圖2為差分對(duì)DQS在Boardsim中的顯示圖。

          201092592520200.jpg

          201092795051398.jpg

            在相關(guān)網(wǎng)站上下載該處理器和該型號(hào)內(nèi)存的IBIS模型。根據(jù)JESD79-2C SDRAM SPECIFICATION的說明要求,可以知道地址/命令/控制信號(hào)以及DQS差分對(duì)或時(shí)鐘信號(hào)的DC和AC工作標(biāo)準(zhǔn)對(duì)-800要求如表1所示。根據(jù)上述指標(biāo)可以得出眼圖的數(shù)據(jù),然后設(shè)置疊層編輯器來設(shè)置特性阻抗值,導(dǎo)入CPU以及存儲(chǔ)器的IBIS模型,根據(jù)實(shí)際設(shè)置網(wǎng)絡(luò)中上拉電阻以及濾波電容的實(shí)際值,可以讀出有效特性阻抗值Z0=54.3 Ω,以及每位周期的值。因?yàn)樾盘?hào)頻率為400 MHz,所以每位周期設(shè)置為1.25 ns。

            從圖3眼圖可以看出,信號(hào)在不同DIMM內(nèi)部和外部的信號(hào)質(zhì)量是不同的,在沒有端接電阻以及布線、阻抗調(diào)整的情況下,運(yùn)行400 MHz的頻率信號(hào)十分差,眼圖的寬度、高度、上升斜率等關(guān)鍵指標(biāo)都不符合JEDEC對(duì)-800的DC/AC規(guī)范。

          201092595656650.jpg

          linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉