光纖傳輸技術在雷達信號記錄重演系統(tǒng)中的應用
2 光纖傳輸設計及實現(xiàn)
FPGA在現(xiàn)代電子電路設計中得到越來越廣泛的應用,其容量、功能、可靠性以及響應速度在不斷提高。ALTERA公司的StratixGx系列FPGA除具有傳統(tǒng)FPGA的功能外,還具備了能實現(xiàn)光纖傳輸的高速串行收發(fā)器(Transeiver)。StratixGX器件含有4~20個低功耗收發(fā)器,可在整個500 Mbit·s-1~3.1875 Gbit·s-1數(shù)據(jù)速率范圍內工作。設計選用的芯片型號為EP1SGX25DF67216,器件中等價邏輯單元(LE)高達41 250個,片內存儲器達到3.4 MB,可滿足對存儲器要求較多的應用。該器件具有易于調整的動態(tài)預加重、均衡和輸出電壓控制,再加上特殊的封裝、噪聲濾除、優(yōu)異的接收器靈敏度和穩(wěn)定的時鐘數(shù)據(jù)恢復設計,保證了最優(yōu)異的信號完整性,是高速背板接口、芯片之間和通信協(xié)議橋接應用的理想選擇。
2.1 高速串行收發(fā)器原理
高速串行收發(fā)器內建物理編碼子層(PCS)模塊節(jié)省了寶貴的邏輯資源,簡化了設計支持,能夠方便實現(xiàn)協(xié)議設計。每個收發(fā)器都支持多種協(xié)議標準,包括PCI Express、串行數(shù)據(jù)接口(SDI)、XAUI、SONET、千兆以太網(wǎng)、RapidIO和FiberChannel等。
在StratixGX器件中,一個高速收發(fā)器塊包含4個收發(fā)通道,這4個收發(fā)通道共用一個發(fā)送鎖相環(huán),每個通道內部有獨立的接收鎖相環(huán)。高速串行收發(fā)器發(fā)送模塊和接收模塊的原理框圖分別如圖2和圖3所示。本文引用地址:http://cafeforensic.com/article/155074.htm
每個收發(fā)通道其物理接口電平為1.5 V的PCML,通過交流耦合,可以和LVDS、LVPECL、3.3 V-PCML接口相連。
評論