色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          關(guān) 閉

          新聞中心

          EEPW首頁 > 工控自動化 > 設(shè)計應(yīng)用 > 基于Spartan-6的16路高速串行傳輸?shù)脑O(shè)計與實現(xiàn)

          基于Spartan-6的16路高速串行傳輸?shù)脑O(shè)計與實現(xiàn)

          作者: 時間:2011-04-14 來源:網(wǎng)絡(luò) 收藏

          2.2 OSERDES
          同樣,每一款型號FPGA的IOB的輸出SerDes都可以用OSERDES2源語來實例化。其結(jié)構(gòu)和源語操作方式以及轉(zhuǎn)換速率比與ISER-DES2源語類似,在SDR模式下,可以1bit數(shù)據(jù)到生成2、3、4bit的并行數(shù)據(jù)的轉(zhuǎn)換;在差分輸出方式下,可以1bit數(shù)據(jù)到5、6、7及8bit并行數(shù)據(jù)的轉(zhuǎn)換。下圖為OSERDES2模塊以8:1的轉(zhuǎn)換率配置下差分輸出的級聯(lián)圖。
          圖3 OSERDES 8:1差分輸出級聯(lián)拓?fù)鋱D

          本文引用地址:http://cafeforensic.com/article/162171.htm

          g.JPG


          當(dāng)兩個OSERDES2級聯(lián)時,其中一個是主模式,一個是從模式,表2顯示了兩個OSERDES2源語級聯(lián)時的數(shù)據(jù)位高低連接方式

          3 的1 6路
          兩片XC6SLX150 FPGA之間以16路數(shù)據(jù)相互通信,其中還需要一路源同步時鐘,一路標(biāo)志信號用來使能片間數(shù)據(jù)的收發(fā)控制,每片F(xiàn)PGA需要一個400MHz的時鐘輸入作為數(shù)據(jù)發(fā)送時鐘。其基本的發(fā)送拓?fù)鋱D如下:

          h.JPG


          接收時鐘直接使用源同步時鐘,發(fā)送時鐘采用輸入到FPGA的400MHz的時鐘。接收的數(shù)據(jù)送到一個128×1024的fifo中,然后進(jìn)行處理,將數(shù)據(jù)送到發(fā)送模塊,發(fā)送給相連的FPGA中,另一片F(xiàn)PGA做同樣的處理。
          3.1 發(fā)送模塊
          發(fā)送模塊采用輸入到FPGA的400MHz的時鐘作為發(fā)送時鐘源,首先經(jīng)BUFI02后送入PLL,產(chǎn)生一個800MHz的采樣發(fā)送時鐘和一個100MHz的FPGA內(nèi)部邏輯時鐘,再通過一個BUFPLL驅(qū)動用于后續(xù)的邏輯。發(fā)送時鐘的產(chǎn)生模塊如圖5所示。

          i.JPG



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉