色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統 > 設計應用 > 雙口RAM在PCI總線與AVR接口設計中的應用

          雙口RAM在PCI總線與AVR接口設計中的應用

          作者: 時間:2011-11-05 來源:網絡 收藏

          摘要:為了提高單片機之間的數據傳輸速度,利用通過共享的方式實現單片機之間的高速數據交換。利用有限狀態(tài)機方法將芯片局部端邏輯轉換為讀寫控制信號和地址數據信號,并通過仿真工具Modelsim Se對電路進行了驗證,得出的仿真波形符合要求;利用乒乓操作方法實現PCI芯片和單片機交替讀/寫數據存儲區(qū),有效提高了PCI與AVR單片機之間的數據傳輸速度。實踐證明該方法是解決高低速設備的傳輸瓶頸問題的有效途徑。
          關鍵詞:;AVR;CPLD;狀態(tài)機;乒乓操作

          由于PCI總線工作在頻率33 MHz,AVR單片機工作在16 MHz,它們之間時鐘不同步,要進行有效通信,必須在它們中間設置數據緩沖區(qū),作為雙方交換數據的單元。雙口RAM正好解決了這個問題,它既作為PCI總線的局部空間又作為AVR單片機的外部擴充存儲器,通過交替讀/寫達到交換數據的目的。下面以PLX公司的PCI總線接口芯片PCI9052和IDT公司的雙口RAMIDT7006為例,介紹實現數據交換的方法。

          1 PCI9052和IDT7006
          1.1 PCI9052簡介
          PCI9052是PLX公司為擴展適配板卡推出的低價位PCI總線目標接口芯片,低功耗,符合PCI V2.1規(guī)范,它的本地總線(Local Bus)可以通過編程設置為8/16/32位的復用或非復用總線。其主要性能特點如下:
          (1)異步操作。PCI9052的Local Bus與PCI總線的時鐘相互獨立運行,兩總線的異步運行方便了高、低速設備的兼容。Local Bus的時鐘頻率范圍為0~40 MHz,TTL電平;PCI的時鐘頻率范圍0~33MHz。
          (2)可編程的局部總線配置。PCI9052支持8位、16位或32位Local Bus,它們是復用或非復用。PCI9052有4個字節(jié)允許信號(LBE[3:0]#),26條地址線(LA[27:2])和32位、16位、8位數據線(LAD[31:0])。
          (3)直接從(目標)數據傳送模式。PCI9052具有雙向FIFO,可用于零等待狀態(tài)突發(fā)操作,支持從PCI總線到Local Bus的存儲器映射空間的突發(fā)傳送和I/O訪問。Local Bus能被設置成突發(fā)或持續(xù)單周期。
          (4)4個局部片選。PCI9052提供4個片選,每個片選的基地址和范圍被E2PROM或主機編程成唯一的。
          (5)5個局部地址空間。PCI9052提供5個局部地址空間,每個局部地址空間的基地址和范圍可以被E2PROM或主機編程成惟一的。
          1.2 IDT7006簡介
          IDT7006是美國IDT公司開發(fā)研制的高速16K×8 B雙口靜態(tài)RAM。該雙口RAM提供兩個獨立的具有控制、地址和I/O引腳的端口。其主要性能特點如下:可同時訪問雙端口同一存儲器空間;高速存儲訪問,訪問速度最高可達到15 ns;低功耗運行;雙片選,允許不需要外部邏輯的深度擴展;使用級聯和主從選擇引腳可以擴展IDT7006的數據總線寬度到16位或更寬;具有硬件仲裁方式、中斷仲裁方式和信號燈仲裁方式,來防止訪問沖突。

          2 PCI9052和IDT7006的時序轉換
          為將PCI9052的局部信號邏輯轉換為雙口RAMIDT7006的讀/寫控制信號邏輯,采用有限狀態(tài)機的方法來實現它們之間的邏輯轉換。在可編程器件中,狀態(tài)機的方法是最廣泛的設計方法之一,它是一種簡單、結構清晰、設計靈活的方法,易于建立、理解和維護,特別在具有大量狀態(tài)轉移和復雜時序控制的系統中,更顯其優(yōu)勢。設計中用VerilogHDL描述的狀態(tài)機來實現接口的時序轉換。
          2.1 硬件連接
          硬件上采用可編程邏輯器件MAXⅡ(EPM240)來實現PCI9052和IDT7006的接口電路,PCI9052采取非復用、8 b局部總線寬度和單周期讀/寫方式,信號連接關系如圖1所示。

          本文引用地址:http://cafeforensic.com/article/172431.htm

          a.jpg


          2.2 有限狀態(tài)機
          PCI9052局部總線有4個基本的狀態(tài):空閑狀態(tài)、地址狀態(tài)、數據/等待狀態(tài)和恢復狀態(tài)。一旦局部總線的主設備擁有總線并需要開始一個總線訪問,則進入地址狀態(tài),b.jpg有效,此時一個有效的地址出現在地址/數據總線上;數據傳輸是在數據/等待狀態(tài)進行的,c.jpg或者內部等待產生器用來在此狀態(tài)插入等待狀態(tài);d.jpg在最后的數據/等待狀態(tài)有效,用來申明最后的數據傳輸;在地址/數據復用的模式下,所有數據傳輸完畢后,總線會進入恢復狀態(tài);隨后總線回到空閑狀態(tài),等待下一次的總線訪問。
          整個狀態(tài)機分為外狀態(tài)機和內狀態(tài)機兩個大的部分,外狀態(tài)機識別PCI9052的讀周期和寫周期,并轉移到相應的內部狀態(tài)機,然后內部狀態(tài)機再進行讀/寫的內部狀態(tài)轉移,通過不同的狀態(tài)輸出不同的雙口RAM讀/寫控制等信號,達到時序轉換的目的。外狀態(tài)機狀態(tài)轉移圖如圖2所示。

          e.jpg


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉