色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > MCS-51單片機(jī)與FPGA接口的邏輯設(shè)計(jì)

          MCS-51單片機(jī)與FPGA接口的邏輯設(shè)計(jì)

          作者: 時(shí)間:2009-12-11 來(lái)源:網(wǎng)絡(luò) 收藏

          通過(guò)對(duì)總線讀/寫(xiě)時(shí)序的分析,了圖3所示的電路。在中,了兩個(gè)模塊:一個(gè)是總線模塊,負(fù)責(zé)的總線;另一個(gè)是寄存器單元及外部接口模塊,運(yùn)用總線接口模塊來(lái)操作此模塊。

          本文引用地址:http://cafeforensic.com/article/173527.htm

          在總線應(yīng)用時(shí),的P0口是作為地址/數(shù)據(jù)總線分時(shí)復(fù)用的,因此應(yīng)在總線接口模塊中一個(gè)三態(tài)緩沖器,實(shí)現(xiàn)P0口的三態(tài)接口;又因單片機(jī)在訪問(wèn)外部空間時(shí),它的地址為16位,因此借助地址鎖存使能信號(hào)ALE在中實(shí)現(xiàn)高8位與低8位地址的編碼,組合成16位地址,然后再根據(jù)MCS-51單片機(jī)的讀/寫(xiě)信號(hào),實(shí)現(xiàn)對(duì)FPGA的讀寫(xiě)操作。
          在接口設(shè)計(jì)中,采用了VHDL語(yǔ)言實(shí)現(xiàn)其接口。用VHDL語(yǔ)言編寫(xiě),往往比較方便和嚴(yán)謹(jǐn),注意整個(gè)過(guò)程的思路,并且盡量避免語(yǔ)言的冗余,造成比較長(zhǎng)的延時(shí)。-MCS-51單片機(jī)與FPGA的通信讀寫(xiě)電路的部分程序



          上一頁(yè) 1 2 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉