電路設(shè)計(jì)模塊化與設(shè)計(jì)重利用
2)子電路PORT定義好以后,根據(jù)PORT建立子電路原理圖的BLOCK。TOOLS—generate view…點(diǎn)擊generate symbols,產(chǎn)生子電路的原理符號(hào)。打開(kāi)該項(xiàng)目庫(kù)管理工具中的Part Developer原理符號(hào)建庫(kù)工具,根據(jù)設(shè)計(jì)功能需要,調(diào)整管腳位置。
3)子電路的物理映射(Package)。在Proiect Setup中,定義Subdesign,建立子電路模塊時(shí)只需要定義Generate Subdesign,如圖3所示,將子電路設(shè)計(jì)名稱定義在Subdesign欄。本文引用地址:http://cafeforensic.com/article/175851.htm
4)子電路的布局布線和其他電路設(shè)計(jì)是一樣的,合理規(guī)劃布局、疊層、布線,PCB各項(xiàng)檢查沒(méi)有問(wèn)題以后,點(diǎn)擊菜單Tools-CreateModule如圖4所示(該功能只有Cadence ALLEGRO GXL才有),定義模塊名稱和原理設(shè)計(jì)名稱一致,產(chǎn)生*.mdd文件。
評(píng)論