基于Ansoft仿真分析的SSN解決方案探討
電源完整性PI(Power Integrity)是指由于開關(guān)器件數(shù)目不斷增加,供電電壓不斷減小,電源輸出產(chǎn)生波動,從而影響芯片的工作狀態(tài)和輸出信號的質(zhì)量。因此,除了分析信號完整性中的反射、串?dāng)_以及EMI之外,如何獲得穩(wěn)定可靠的電源系統(tǒng)成為一個(gè)新的重點(diǎn)研究方向。
PI(Power Integrity)和SI(Signal Integrity)不可分割,以往的EDA仿真工具在進(jìn)行信號完整性分析時(shí),一般都是簡單地假設(shè)電源絕對處于穩(wěn)定狀態(tài),但是這與實(shí)際情況是不符合的,新一代的信號完整性仿真必須建立在可靠的電源完整性基礎(chǔ)之上。由于電源完整性不僅強(qiáng)調(diào)電源供給的穩(wěn)定性,還包括在實(shí)際系統(tǒng)中總與電源密不可分。因而如何減少地平面的噪聲也是電源完整性中需要討論的一部分。本文主要就解決信號完整性問題中如何減小SSN做了探討。
1 增加退耦電容抑制SSN
本文以一個(gè)從Ansoft公司網(wǎng)站下載的,用于數(shù)字信號處理研究的電路板的設(shè)計(jì)為例說明增加退耦電容抑制SSN的過程。
電路板的電源層和地層的大小為22.86 cm×15.24 cm。電源層和地層都是厚度為0.037 mm的銅皮層,中間走線層為第3層至第6層,表面(SURFACE)是封裝焊盤,第2層和第7層分別是地層和電源層。
為了理解對電路板的設(shè)計(jì),首先考慮電路板的裸板(未安裝器件)特性。根據(jù)電路板上高速信號的上升時(shí)間Tr=0.17 ns,可得截止頻率,經(jīng)測量可知所用電路板上所關(guān)注的PAL22V10_SMSOCKETAMDU17芯片會在1 ns內(nèi)產(chǎn)生0.2 A的輸入電流變化。在如此短時(shí)間內(nèi)產(chǎn)生大電流變化將會使電路板產(chǎn)生各種模式的諧振,導(dǎo)致電源層和地層電壓的不均勻。
在3 GHz頻域范圍內(nèi)仿真裸板的諧振特性。具體作法為在板子的一側(cè)電源和地之間加一個(gè)0.1 Ω的電阻,等效VRM作用。在U17芯片的中間位置加一個(gè)port,連接電源和地層,頻率范圍為1 MHz~3 GHz。經(jīng)測試此時(shí)的裸板Z參數(shù)圖如圖1所示。
由圖1中可知一個(gè)諧振點(diǎn)為0.08 GHz,從0.08 GHz開始掃頻到3 GHz,部分諧振點(diǎn)和對應(yīng)的電源/地之間電壓分布如圖2所示。
由圖2可知,電路板會諧振于許多不同的頻率點(diǎn)。通過仿真可以得到:分別在0.324 GHz和0.793 GHz的諧振模式下,前者在U17芯片中心處電源層和地層的電壓差變化為零,而后者不為零。
可以將短時(shí)間內(nèi)產(chǎn)生的大量電流變化的器件放置于零壓差變化點(diǎn),從而避免電路板產(chǎn)生低頻諧振模式。
盡管器件的布局與放置的位置有助于減小電源完整性的問題,但它們并不能解決所有的問題。首先,不可能將所有的關(guān)鍵器件都放在電路板的中心,通常情況下,器件放置的靈活性是有限的;其次,在任何給定的位置總會有一些諧振模式被激發(fā)。如圖3所示,“o”曲線顯示的是當(dāng)位于電路板中心處的芯片從電源平面吸入電流時(shí)引起的諧振現(xiàn)象;“-”曲線表示將芯片放置偏移中心位置時(shí)的響應(yīng)。從中看出若將芯片放置在沿某一坐標(biāo)軸偏移中心位置時(shí),其他的諧振模式將被激發(fā)。成功設(shè)計(jì)電路板的PDS(電源分配系統(tǒng))的關(guān)鍵在于在合適的位置增加退耦電容,以保證電源的完整性和在足夠?qū)挼念l率范圍內(nèi)地彈噪聲足夠小。
為了保證高速器件的正確動作,應(yīng)該消除電壓的波動,保持低阻抗的電源分配路徑。為此,需要在電路板上增加退耦電容來將高速信號在電源層和地層上產(chǎn)生的噪聲降至最低。電容數(shù)量、每一個(gè)電容的容值、在電路板上合適的位置都是需要嚴(yán)格定義的。
U17芯片在1 ns的上升沿吸入0.2 A的電流,此時(shí)電源電壓會暫時(shí)降低(壓降),而地平面電壓會暫時(shí)被拉高(地彈)。其變化幅度取決于電路板的阻抗和芯片偏置管腳處用于提供電流的退耦電容。
由于電流的瞬變值為0.2 A,電壓的瞬變值由V=Z×I決定,Z是從芯片端等效的阻抗,圖4所示為本文所用電路板的阻抗分布圖。為了避免電壓的尖峰波動,在從直流到信號帶寬的頻率范圍內(nèi),Z值必須低于某一門限值Ztarget, Ztarget變化幅度取決于電路板的阻抗和芯片偏置管腳處的用于提供電流的退耦電容;為了避免電壓的尖峰波動,在從直流到信號帶寬的頻率范圍內(nèi),Z值必須低于某一門限值。圖4中虛線部分即為PDS阻抗應(yīng)該滿足的目標(biāo)區(qū)域。
在該設(shè)計(jì)中,為了保持電源的完整性,電源/地的電壓波動必須保持在標(biāo)準(zhǔn)值3.3 V的5%以內(nèi)。因此噪聲不能大于0.05×3.3 V=165 mV??梢該?jù)此按照歐姆定律計(jì)算出PDS的最大阻抗Ztarget=165 mV/0.2 A=0.825 Ω。
評論