同步整流技術(shù)及其在DC/DC變換器中的應(yīng)用
摘要:同步整流技術(shù)是采用通態(tài)電阻極低的功率MOSFET來取代整流二極管,因此能大大降低整流器的損耗,提高DC/DC變換器的效率,滿足低壓、大電流整流的需要。首先介紹了同步整流的基本原理,然后重點(diǎn)闡述同步整流式DC/DC電源變換器的設(shè)計(jì)。
關(guān)鍵詞:同步整流;磁復(fù)位;箝位電路;DC/DC變換器
1 同步整流技術(shù)概述
近年來隨著電源技術(shù)的發(fā)展,同步整流技術(shù)正在向低電壓、大電流輸出的DC/DC變換器中迅速推廣應(yīng)用。DC/DC變換器的損耗主要由3部分組成:功率開關(guān)管的損耗,高頻變壓器的損耗,輸出端整流管的損耗。在低電壓、大電流輸出的情況下,整流二極管的導(dǎo)通壓降較高,輸出端整流管的損耗尤為突出??旎謴?fù)二極管(FRD)或超快恢復(fù)二極管(SRD)可達(dá)1.0~1.2V,即使采用低壓降的肖特基二極管(SBD),也會(huì)產(chǎn)生大約0.6V的壓降,這就導(dǎo)致整流損耗增大,電源效率降低。舉例說明,目前筆記本電腦普遍采用3.3V甚至1.8V或1.5V的供電電壓,所消耗的電流可達(dá)20A。此時(shí)超快恢復(fù)二極管的整流損耗已接近甚至超過電源輸出功率的50%。即使采用肖特基二極管,整流管上的損耗也會(huì)達(dá)到(18%~40%)PO,占電源總損耗的60%以上。因此,傳統(tǒng)的二極管整流電路已無法滿足實(shí)現(xiàn)低電壓、大電流開關(guān)電源高效率及小體積的需要,成為制約DC/DC變換器提高效率的瓶頸。
同步整流是采用通態(tài)電阻極低的專用功率MOSFET,來取代整流二極管以降低整流損耗的一項(xiàng)新技術(shù)。它能大大提高DC/DC變換器的效率并且不存在由肖特基勢(shì)壘電壓而造成的死區(qū)電壓。功率MOSFET屬于電壓控制型器件,它在導(dǎo)通時(shí)的伏安特性呈線性關(guān)系。用功率MOSFET做整流器時(shí),要求柵極電壓必須與被整流電壓的相位保持同步才能完成整流功能,故稱之為同步整流。
為滿足高頻、大容量同步整流電路的需要,近1同步整流技術(shù)概述近年來隨著電源技術(shù)的發(fā)展,同步整流技術(shù)正在向低電壓、大電流輸出的DC/DC變換器中迅速推廣應(yīng)用。DC/DC變換器的損耗主要由3部分組成:功率開關(guān)管的損耗,高頻變壓器的損耗,輸出端整流管的損耗。在低電壓、大電流輸出的情況下,整流二極管的導(dǎo)通壓降較高,輸出端整流管的損耗尤為突出??旎謴?fù)二極管(FRD)或超快恢復(fù)二極管(SRD)可達(dá)1.0~1.2V,即使采用低壓降的肖特基二極管(SBD),也會(huì)產(chǎn)生大約0.6V的壓降,這就導(dǎo)致整流損耗增大,電源效率降低。舉例說明,目前筆記本電腦普遍采用3.3V甚至1.8V或1.5V的供電電壓,所消耗的電流可達(dá)20A。此時(shí)超快恢復(fù)二極管的整流損耗已接近甚至超過電源輸出功率的50%。即使采用肖特基二極管,整流管上的損耗也會(huì)達(dá)到(18%~40%)PO,占電源總損耗的60%以上。因此,傳統(tǒng)的二極管整流電路已無法滿足實(shí)現(xiàn)低電壓、大電流開關(guān)電源高效率及小體積的需要,成為制約DC/DC變換器提高效率的瓶頸。
同步整流是采用通態(tài)電阻極低的專用功率MOSFET,來取代整流二極管以降低整流損耗的一項(xiàng)新技術(shù)。它能大大提高DC/DC變換器的效率并且不存在由肖特基勢(shì)壘電壓而造成的死區(qū)電壓。功率MOSFET屬于電壓控制型器件,它在導(dǎo)通時(shí)的伏安特性呈線性關(guān)系。用功率MOSFET做整流器時(shí),要求柵極電壓必須與被整流電壓的相位保持同步才能完成整流功能,故稱之為同步整流。
為滿足高頻、大容量同步整流電路的需要,近年來一些專用功率MOSFET不斷問世,典型產(chǎn)品有FAIRCHILD公司生產(chǎn)的NDS8410型N溝道功率MOSFET,其通態(tài)電阻為0.015Ω。Philips公司生產(chǎn)的SI4800型功率MOSFET是采用TrenchMOSTM技術(shù)制成的,其通、斷狀態(tài)可用邏輯電平來控制,漏-源極通態(tài)電阻僅為0.0155Ω。IR公司生產(chǎn)的IRL3102(20V/61A)、IRL2203S(30V/116A)、IRL3803S(30V/100A)型功率MOSFET,它們的通態(tài)電阻分別為0.013Ω、0.007Ω和0.006Ω,在通過20A電流時(shí)的導(dǎo)通壓降還不到0.3V。這些專用功率MOSFET的輸入阻抗高,開關(guān)時(shí)間短,現(xiàn)已成為設(shè)計(jì)低電壓、大電流功率變換器的首選整流器件。
2 同步整流的基本原理
單端正激、隔離式降壓同步整流器的基本原理如圖1所示,V1及V2為功率MOSFET,在次級(jí)電壓的正半周,V1導(dǎo)通,V2關(guān)斷,V1起整流作用;在次級(jí)電壓的負(fù)半周,V1關(guān)斷,V2導(dǎo)通,V2起到續(xù)流作用。同步整流電路的功率損耗主要包括V1及V2的導(dǎo)通損耗及柵極驅(qū)動(dòng)損耗。當(dāng)開關(guān)頻率低于1MHz時(shí),導(dǎo)通損耗占主導(dǎo)地位;開關(guān)頻率高于1MHz時(shí),以柵極驅(qū)動(dòng)損耗為主。
正激式DC/DC變換器的缺點(diǎn)是在功率管截止期間必須將高頻變壓器復(fù)位,以防止變壓器磁芯飽和,因此,一般需要增加磁復(fù)位電路(亦稱變壓器復(fù)位電路)。圖2示出單端降壓式同步整流器常用的3種磁復(fù)位電路:輔助繞組復(fù)位電路,R,C,VDZ箝位電路,有源箝位電路。3種磁復(fù)位的方法各有優(yōu)缺點(diǎn):輔助繞組復(fù)位法會(huì)使變壓器結(jié)構(gòu)復(fù)雜化;R,C,VDZ箝位法屬于無源箝位,其優(yōu)點(diǎn)是磁復(fù)位電路簡單,能吸收由高頻變壓器漏感而產(chǎn)生的尖峰電壓,但箝位電路本身也要消耗磁場(chǎng)能量;有源箝位法在上述3種方法中的效率最高,但提高了電路的成本。
磁復(fù)位要求漏極電壓要高于輸入電壓,但要避免在磁復(fù)位過程中使DPA-Switch的漏極電壓超過規(guī)定值,為此,可在次級(jí)整流管兩端并聯(lián)一個(gè)RS、CS網(wǎng)絡(luò),電路如圖3所示。該電路可使高頻變壓器在每個(gè)開關(guān)周期后的能量迅速恢復(fù)到一個(gè)安全值,保證UD>UI。當(dāng)DPA-Switch關(guān)斷時(shí),磁感應(yīng)電流就通過變壓器的次級(jí)繞組流出,利用電容CS使磁感應(yīng)電流減至零。CS的電容量必須足夠小,才能在最短的關(guān)斷時(shí)間內(nèi)將磁感應(yīng)電流衰減到零;但CS的電容量也不能太小,以免漏極電壓超過穩(wěn)壓管的箝位電壓。電阻RS的電阻值應(yīng)在1~5Ω之間,電阻值過小會(huì)與內(nèi)部寄生電感形成自激振蕩。上述磁復(fù)位電路適用于40W以下的開關(guān)電源。
當(dāng)輸入電壓為最小值或最大值時(shí),要求磁復(fù)位電路都能按可控制的范圍將高頻變壓器準(zhǔn)確地復(fù)位。檢查磁復(fù)位情況的最好辦法是觀察DPA-Switch的漏極電壓波形。以圖3所示的磁復(fù)位電路為例,當(dāng)輸入電壓依次為72V、48V和36V時(shí),用示波器觀察到3種磁復(fù)位波形分別如圖4所示。
圖4(a)給出了當(dāng)輸入電壓為72V時(shí)的漏極電壓波形。在輸出整流管上并聯(lián)2.2nF的復(fù)位電容,可滿足滿載情況下的需要。初級(jí)繞組上的箝位電容取47pF。圖中的T表示開關(guān)周期,D為占空比,tON=DT為DPA-Switch的導(dǎo)通時(shí)間。在tON時(shí)間段,高頻變壓器的正向磁通量增大,漏極電壓達(dá)到最小值。在tRZ時(shí)間段高頻變壓器被復(fù)位,儲(chǔ)存在高頻變壓器中的全部能量接近于零,漏極電壓達(dá)到最大值。在tRN時(shí)間段,高頻變壓器的負(fù)向磁通量增大,此時(shí)復(fù)位電容和箝位電容向變壓器電感放電。在tVO時(shí)間段內(nèi)磁通量保持為負(fù)值,此時(shí)高頻變壓器初級(jí)繞組的電壓為零,這是因?yàn)槁O電壓與輸入電壓大小相等(都是72V)而極性相反,互相抵消了。在tVO時(shí)間段,負(fù)向磁感應(yīng)電流通過次級(jí)繞組。
圖4(b)給出了當(dāng)直流輸入電壓為48V時(shí)的漏極電壓波形。隨著輸入電壓的降低,占空比開始增大。在tRZ及tRN時(shí)間段內(nèi)的情況與輸入電壓為72V時(shí)的情況相同,但在tVO時(shí)間段高頻變壓器中的能量接近于零。
圖5
2.3 箝位電路
當(dāng)功率MOSFET由導(dǎo)通變成截止時(shí),在開關(guān)電源的一次繞組上就會(huì)產(chǎn)生尖峰電壓和感應(yīng)電壓。其中的尖峰電壓是由高頻變壓器漏感(即漏磁產(chǎn)生的自感)而形成的,它與直流高壓UI和感應(yīng)電壓UOR疊加后很容易損壞MOSFET。為此,必須增加箝位保護(hù)電路,對(duì)尖峰電壓進(jìn)行箝位或吸收。箝位電路分無源箝位、有源箝位兩種。無源箝位電路主要有以下4種設(shè)計(jì)方案:
1)利用瞬態(tài)電壓抑制器(TVS)和超快恢復(fù)二極管(SRD)組成的箝位電路;
2)利用阻容元件和超快恢復(fù)二極管組成的R、C、SRD箝位電路;
3)由阻容元件構(gòu)成RC吸收電路;
4)由幾只高壓穩(wěn)壓管串聯(lián)而成的箝位電路,專門對(duì)漏-源電壓uDS進(jìn)行箝位。
上述方案中以1)的保護(hù)效果最佳,能充分發(fā)揮TVS響應(yīng)速度極快、可承受瞬態(tài)高能量脈沖之優(yōu)點(diǎn),方案2)次之。鑒于壓敏電阻器(VSR)的標(biāo)稱擊穿電壓值(U1mA)離散性較大,響應(yīng)速度也比TVS慢很多,在開關(guān)電源中一般不用它構(gòu)成漏極箝位保護(hù)電路。
有源箝位DC/DC變換器的電路如圖5所示。因電路中使用了有源器件MOSFET(V4)做箝位管,故稱之為有源箝位電路。CC為箝位電容,V3為主功率開關(guān)管。由圖5可知,當(dāng)V4導(dǎo)通時(shí)因uGS3=0而使V3關(guān)斷。當(dāng)V4關(guān)斷時(shí)uGS3使V3導(dǎo)通,就對(duì)由變壓器漏感產(chǎn)生的尖峰電壓起到了箝位作用。
圖6
3 16.5W同步整流式DC/DC電源變換器的設(shè)計(jì)
下面介紹一種正激、隔離式16.5WDC/DC電源變換器,它采用DPA-Switch系列單片開關(guān)式穩(wěn)壓器DPA424R,直流輸入電壓范圍是36~75V,輸出電壓為3.3V,輸出電流為5A,輸出功率為16.5W。采用400kHz同步整流技術(shù),大大降低了整流器的損耗。當(dāng)直流輸入電壓為48V時(shí),電源效率η=87%。變換器具有完善的保護(hù)功能,包括過電壓/欠電壓保護(hù),輸出過載保護(hù),開環(huán)故障檢測(cè),過熱保護(hù),自動(dòng)重啟動(dòng)功能、能限制峰值電流和峰值電壓以避免輸出過沖。
由DPA424R構(gòu)成的16.5W同步整流式DC/DC電源變換器的電路如圖6所示。與分立元器件構(gòu)成的電源變換器相比,可大大簡化電路設(shè)計(jì)。由C1、L1和C2構(gòu)成輸入端的電磁干擾(EMI)濾波器,可濾除由電網(wǎng)引入的電磁干擾。R1用來設(shè)定欠電壓值(UUV)及過電壓值(UOV),取R1=619kΩ時(shí),UUV=619kΩ50μA+2.35V=33.3V,UOV=619kΩ135μA+2.5V=86.0V。當(dāng)輸入電壓過高時(shí)R1還能線性地減小最大占空比,防止磁飽和。R3為極限電流設(shè)定電阻,取R3=11.1kΩ時(shí),所設(shè)定的漏極極限電流I′LIMIT=0.6ILIMIT=0.62.50A=1.5A。電路中的穩(wěn)壓管VDZ1(SMBJ150)對(duì)漏極電壓起箝位作用,能確保高頻變壓器磁復(fù)位。
功率MOSFET與雙極型晶體管不同,它的柵極電容CGS較大,在導(dǎo)通之前首先要對(duì)CGS進(jìn)行充電,僅當(dāng)CGS上的電壓超過柵-源開啟電壓〔UGS(th)〕時(shí),MOSFET才開始導(dǎo)通。對(duì)SI4800而言,UGS(th)≥0.8V。為了保證MOSFET導(dǎo)通,用來對(duì)CGS充電的UGS要比額定值高一些,而且等效柵極電容也比CGS高出許多倍。
SI4800的柵-源電壓(UGS)與總柵極電荷(QG)的關(guān)系曲線如圖7所示。由圖7可知
QG=QGS+QGD+QOD (1)
式中:QGS為柵-源極電荷;
QGD為柵-漏極電荷,亦稱米勒(Miller)電容上的電荷;
QOD為米勒電容充滿后的過充電荷。
當(dāng)UGS=5V時(shí),QGS=2.7nC,QGD=5nC,QOD=4.1nC,代入式(1)中不難算出,總柵極電荷QG=11.8nC。
等效柵極電容CEI等于總柵極電荷除以柵-源電壓,即
CEI=QG/UGS (2)
將QG=11.8nC及UGS=5V代入式(2)中,可計(jì)算出等效柵極電容CEI=2.36nF。需要指出,等效柵極電容遠(yuǎn)大于實(shí)際的柵極電容(即CEI?CGS),因此,應(yīng)按CEI來計(jì)算在規(guī)定時(shí)間內(nèi)導(dǎo)通所需要的柵極峰值驅(qū)動(dòng)電流IG(PK)。IG(PK)等于總柵極電荷除以導(dǎo)通時(shí)間,即
IG=QG/tON (3)
將QG=11.8nC,tON=13ns代入式(3)中,可計(jì)算出導(dǎo)通時(shí)所需的IG(PK)=0.91A。
同步整流管V2由次級(jí)電壓來驅(qū)動(dòng),R2為V2的柵極負(fù)載。同步續(xù)流管V1直接由高頻變壓器的復(fù)位電壓來驅(qū)動(dòng),并且僅在V2截止時(shí)V1才工作。當(dāng)肖特基二極管VD2截止時(shí),有一部分能量存儲(chǔ)在共模扼流圈L2上。當(dāng)高頻變壓器完成復(fù)位時(shí),VD2續(xù)流導(dǎo)通,L2中的電能就通過VD2繼續(xù)給負(fù)載供電,維持輸出電壓不變。輔助繞組的輸出經(jīng)過VD1和C4整流濾波后,給光耦合器中的接收管提供偏置電壓。C5為控制端的旁路電容。上電啟動(dòng)和自動(dòng)重啟動(dòng)的時(shí)間由C6決定。
輸出電壓經(jīng)過R10和R11分壓后,與可調(diào)式精密并聯(lián)穩(wěn)壓器LM431中的2.50V基準(zhǔn)電壓進(jìn)行比較,產(chǎn)生誤差電壓,再通過光耦合器PC357去控制DPA424R的占空比,對(duì)輸出電壓進(jìn)行調(diào)節(jié)。R7、VD3和C3構(gòu)成軟啟動(dòng)電路,可避免在剛接通電源時(shí)輸出電壓發(fā)生過沖現(xiàn)象。剛上電時(shí),由于C3兩端的電壓不能突變,使得LM431不工作。隨著整流濾波器輸出電壓的升高并通過R7給C3充電,C3上的電壓不斷升高,LM431才轉(zhuǎn)入正常工作狀態(tài)。在軟啟動(dòng)過程中,輸出電壓是緩慢升高的,最終達(dá)到3.3V的穩(wěn)定值。
4 結(jié)語
在設(shè)計(jì)低電壓、大電流輸出的DC/DC變換器時(shí),采用同步整流技術(shù)能顯著提高電源效率。在驅(qū)動(dòng)較大功率的同步整流器時(shí),要求柵極峰值驅(qū)動(dòng)電流IG(PK)≥1A時(shí),還可采用CMOS高速功率MOSFET驅(qū)動(dòng)器,例如Microchip公司開發(fā)的TC4426A~TC4428A。
評(píng)論