色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于Nios II的CCD采集系統(tǒng)的設(shè)計

          基于Nios II的CCD采集系統(tǒng)的設(shè)計

          作者: 時間:2013-07-22 來源:網(wǎng)絡(luò) 收藏

          摘要:設(shè)計了一種在 II處理器上的數(shù)據(jù)。電荷耦合器件(Charge-Coupled Device,)采集到的信號經(jīng)過前端的差分運放處理后再進(jìn)行A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)存儲于外部SDRAM中,被讀取后顯示在LCD上。本文重點介紹了各器件的電路設(shè)計和驅(qū)動程序的編寫。實踐表明,該設(shè)計成本低,實時性較高。
          關(guān)鍵詞: II;;數(shù)據(jù);AD9844A;驅(qū)動時序

          引言
          電荷耦合器件(Charge-Coupled Device,CCD)具有尺寸小、精度高、功耗低、壽命長、測量精度高等優(yōu)點,在圖像傳感和非接觸測量領(lǐng)域得到了廣泛應(yīng)用。大部分研制的數(shù)據(jù)采集卡將采集到的數(shù)據(jù)傳入PC機(jī),在PC機(jī)上編寫程序進(jìn)行數(shù)據(jù)處理,這種處理方法速度較慢,不適合對實時性要求較高的場合,且需要較大的平臺?,F(xiàn)場可編程門陣列(FPGA)由于其豐富的邏輯資源和較容易的硬件編程語言,在數(shù)據(jù)處理上得到越來越到的應(yīng)用。本設(shè)計在FPGA上給出了一種基于 II處理器的CCD的設(shè)計,將采集到的信號經(jīng)過一系列的處理后直接顯示在LCD上,方便且實時性較高。

          1 系統(tǒng)硬件設(shè)計
          1.1 系統(tǒng)硬件結(jié)構(gòu)
          如圖1所示,CCD采樣控制器控制CCD進(jìn)行采樣,得到的信號經(jīng)放大器AD623處理之后進(jìn)入A/D采樣電路,由A/D采樣控制器控制,轉(zhuǎn)換之后的數(shù)據(jù)存儲于片上存儲器中。系統(tǒng)所有的控制部分都由Nios II軟核來完成,Nios II處理器將片上存儲器中的數(shù)據(jù)逐一讀取并進(jìn)行處理之后顯示在LCD上,Avalon總線負(fù)責(zé)各個控制器模塊的數(shù)據(jù)傳輸。FPGA選用Altera公司的EP3C5E144C8。

          本文引用地址:http://cafeforensic.com/article/185434.htm

          b.JPG


          1.2 分模塊的設(shè)計
          1.2.1 TCD1501D模塊
          根據(jù)工程項目的技術(shù)要求,本系統(tǒng)選用日本Toshiba公司的TCD1501D作為傳感器,該器件是高靈敏度、低噪聲和寬動態(tài)范圍的線陣CCD器件。主要參數(shù)如下:
          ◆光敏像元數(shù):5 000個。
          ◆像元尺寸:7μm×7μm×7μm。
          ◆光譜響應(yīng)范圍:300~1000μm。
          ◆靈敏度:10.4~15.6 V/(Lx·s)。
          ◆動態(tài)范圍典型值:3 000 nm。
          ◆飽和曝光度典型值:0.23 Lx·s。
          ◆驅(qū)動時鐘頻率最大值:12 MHz。
          該器件正常工作的驅(qū)動脈沖主要有:復(fù)位時鐘rs,移位脈沖f1、f2,轉(zhuǎn)移脈沖sh,箝位脈沖cp和采樣保持脈沖sp。該器件具有5 000個有效像元,正常工作還需要76個虛設(shè)單元信號。由于該器件是兩列并行傳輸,所以在一個周期內(nèi)至少需要2 538個f1(或f2)時鐘脈沖才能完成一幀圖像的轉(zhuǎn)移。采用硬件描述語言(Verilog)的輸入方式,設(shè)計各脈沖產(chǎn)生的程序,各驅(qū)動脈沖由基準(zhǔn)時鐘分頻產(chǎn)生。其脈沖參數(shù)分別為:f1=f2=0.5 MHz,占空比為1:1,波形為方波,f1、f2在并行轉(zhuǎn)移時有一個大于sh高電平的寬脈沖,脈寬為2 000 ns;復(fù)位脈沖rs=1 MHz,占空比為3:1,波形為方波;sh在轉(zhuǎn)移時寬脈沖為1 000 ns;箝位脈沖cp和采樣保持脈沖sp分別為rs脈沖的延遲。正確編譯后,進(jìn)行波形仿真,得到的仿真時序圖如圖2所示。

          c.JPG


          對比芯片手冊要求的時序關(guān)系(如圖3所示),各時序脈沖均滿足芯片手冊要求。其中,φ1B、φ2B即圖2中的f1、f2,φTE.0就是f1、f2在并行轉(zhuǎn)移時大于sh高電平的那個寬脈沖。

          d.JPG


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: Nios CCD 采集系統(tǒng)

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉