一種新型高速CMOS全差分運算放大器設(shè)計
2.2 小信號分析
折疊式共源共柵的直流增益為:
2.3 頻率與增益特性分析
單級折疊式共源共柵結(jié)構(gòu)主要有2個極點需要考慮:
在輸出節(jié)點處產(chǎn)生主極點:P1=-1/RoutCL;
在折疊點處產(chǎn)生非主極點:P1=-gm5/Cx。
式中Cx為折疊點周圍電容和,且主要取決于CGS7。為使運放能夠穩(wěn)定工作,需對其進行頻率補償。對于單級運放,由于只有一個主極點,頻率特性較好,在輸出端增加一定的負(fù)載電容即可。
由于模擬電路的參數(shù)不缺定性,手算的結(jié)果在仿真調(diào)制時也需要進行適當(dāng)?shù)男薷牟拍苓_到預(yù)期目標(biāo)的要求。尾電流的M0以及M9,M10可根據(jù)MOS管飽和區(qū)電流公式來確定:即,
由式(1)可知,提高增益的方法主要為提高輸入對管M1,M2共源共柵管M5,M6以及M7,M8的跨導(dǎo)。由于MOS管工作電流已經(jīng)確定,則可通過增加寬長比增加其跨導(dǎo)。但要折衷考慮的是:過多的增加共源共柵管M5,M6的溝道長度會增大次主極點的寄生電容,從而降低次主極點的頻率。所以提高增益的方法主要是增加PMOS管M7,M8的寬長比。而且,M3管與M4管均要流入2條支路的電流,若要減小其對折疊點的電容貢獻,則要求有較高的過驅(qū)動電壓。
2.4 直流工作點的確定
由于溝道長度調(diào)制作用的存在,MOS管的漏源電壓VDS會對漏源電流IDS產(chǎn)生一定的影響。
有飽和區(qū)MOS管漏源電壓與電流間的關(guān)系公式:
式中λ為溝道長度調(diào)制系數(shù)λ∝1/L。在近似漏源電流IDS及過驅(qū)動電壓|VGS-Vth|不變的情況下,寬長比W/L與VDS成反比的趨勢??筛鶕?jù)此規(guī)律調(diào)制每個MOS管的漏源電壓及直流工作點。而進行調(diào)制的前提則是每個MOS管都必須工作在飽和區(qū),即滿足VDS>|VGS-Vth|。
2.5 提高轉(zhuǎn)換速率
轉(zhuǎn)換是在處理大信號的高速電路中不希望看到的一種非線性現(xiàn)象,大信號的速度被轉(zhuǎn)換速率限制,原因是對電路中主要電容器充電和放電的電流太小。所以要提高轉(zhuǎn)換速率。由式(2)可以看出,增大轉(zhuǎn)換速率的一種方法為提升流過共源共柵管M5,M6的電流,同時減少輸出端補償電容的大小。而電流的增大勢必會提高運放的功耗。而式(3)表明,增大輸入管M1,M2的過驅(qū)動電壓也可以提高轉(zhuǎn)換速率。這樣在電流一定的情況下,器件的寬長比W/L就不能太大,這也許會導(dǎo)致其跨導(dǎo)的減小,因此以上兩種方法均需要折衷號慮。
評論