色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 模擬技術 > 設計應用 > 0.6μm CMOS工藝全差分運算 放大器的設計

          0.6μm CMOS工藝全差分運算 放大器的設計

          作者: 時間:2009-12-07 來源:網(wǎng)絡 收藏

          2 電路仿真結果
          采用HSPICE電路仿真工具,并利用上華0.6μm 模型參數(shù),可對電路進行仿真,仿真結果顯示:該運放的開環(huán)直流增益為80 dB,相位裕度80度,單位增益帶寬74 MHz。圖4為其幅頻及相頻特性曲線。由圖4可見,電路功耗為1.9 mW;差動輸出范圍為-2.48~2.5 V;電源電壓為2.5 V。

          3 結束語
          本文給出了一種低電壓套筒式運算的設計方法,同時對該設計方法進行了仿真,從仿真結果可以看出,在保證高增益、低功耗的同時,該設計還可以滿足20 MHz流水線模數(shù)轉(zhuǎn)換器中運放的設計要求。


          上一頁 1 2 3 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉