色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 同步采樣A/D轉(zhuǎn)換器AD7262原理及應(yīng)用

          同步采樣A/D轉(zhuǎn)換器AD7262原理及應(yīng)用

          作者: 時(shí)間:2009-07-31 來(lái)源:網(wǎng)絡(luò) 收藏

          概述
          是一款逐步逼近式(SAR)模數(shù)轉(zhuǎn)換器(A/器)。其內(nèi)部有2個(gè)跟蹤保持放大器,2個(gè)12位的A/器,2個(gè)可編程的放大器以及2組比較器和2個(gè)獨(dú)立的數(shù)據(jù)輸出引腳。適用于汽車控制領(lǐng)域及要求高同步、需簡(jiǎn)單運(yùn)算的微弱信號(hào)檢測(cè)應(yīng)用。因此,這里詳細(xì)介紹M原理及應(yīng)用。

          本文引用地址:http://cafeforensic.com/article/188779.htm


          2 簡(jiǎn)介
          2.1 主要特點(diǎn)
          AD7262具有高速低功耗,最高可達(dá)1 MS/s。其內(nèi)部集成的可編程放大器PGA有14種放大增益可供選擇。兩組比較器A、B和C、D用作電機(jī)控制或各種電極傳感器的運(yùn)算器。其中比較器A和B具有低功耗特點(diǎn),比較器C和D具有高速特點(diǎn)。雙通道差分輸入同時(shí)采樣和A/D轉(zhuǎn)換,輸入阻抗大于1 GΩ。單電源+5 V供電。PGA增益為2,-3 dB帶寬為1.7 MHz,信噪比SNR為73 dB;其增益為32時(shí),信噪比為66 dB。輸入直流漏電流±0.001μA,失調(diào)漂移為2.5μV/℃。帶有串行外設(shè)接口SPI,兼容QSPI,MICROWIRE,DSP。該器件具有多種節(jié)能模式,動(dòng)態(tài)匹配所需內(nèi)部模塊,具有寄存器控制和引腳驅(qū)動(dòng)兩種工作方式。
          2.2 引腳功能
          AVcc:模擬電源輸入端,4.75~5.25 V;
          CA_CBVCC/CC_CDVCC:比較器的電源輸入端,2.7~5.25 V;
          CA_CB_GND/CC_CD_GND:比較器的地輸入端;
          VA+/VA-,VB+/VB-:A/D轉(zhuǎn)換器A和B通道的差分模擬輸入端;
          VREFA/VREFB:A/D轉(zhuǎn)換器A和B通道的基準(zhǔn)電壓輸入輸出端;
          SCLK:串行時(shí)鐘,SPI通訊時(shí)鐘,也是A/D轉(zhuǎn)換過(guò)程的時(shí)鐘源;
          CAL:初始化內(nèi)部失調(diào)校準(zhǔn)邏輯輸入;
          PD2:節(jié)能模式選擇邏輯輸入;
          PD1:節(jié)能模式選擇邏輯輸入;
          PD0/DIN:節(jié)能模式選擇邏輯輸入,同時(shí)在寄存器控制模式下為數(shù)據(jù)輸入端;
          CS:片選輸入端;
          CA+/CA-,CB+/CB-:比較器A和B的差分輸入端;
          CC+/CC-,CD+/CD-:比較器C和D的差分輸入端;
          AGND:模擬地輸入端;
          DGND:數(shù)字地輸入端;
          COUTA~COUTD:比較器CMOS推拉輸出,使用VDRIVE時(shí),為數(shù)字輸出端;
          DOUTA/DOUTB:A/D轉(zhuǎn)換串行數(shù)據(jù)輸出端;
          G0~G3:增益倍數(shù)邏輯輸入端,當(dāng)全為低電平時(shí),為寄存器控制工作方式;
          VDRIVE:邏輯電源輸入端,2.7~5.25 V;
          REFSEL:基準(zhǔn)電壓選擇端,高電平使用內(nèi)部基準(zhǔn)電壓,低電平使用外部基準(zhǔn)電壓。
          2.3 內(nèi)部結(jié)構(gòu)
          圖1為AD7262的內(nèi)部結(jié)構(gòu)圖。兩路差分信號(hào)通過(guò)各自的PGA同步采樣放大后,進(jìn)入跟蹤保持器,此時(shí)由控制邏輯控制2個(gè)12位的逐次逼近型A/D轉(zhuǎn)換器實(shí)現(xiàn)模擬數(shù)字轉(zhuǎn)換,最后由輸出驅(qū)動(dòng)器分別串行驅(qū)動(dòng)輸出至DOUTA和DOUTB。

          在引腳驅(qū)動(dòng)方式下,G0~G3必須至少有一個(gè)高電平。外接的G0~G3決定PGA的放大倍數(shù)。PD2~PD0 3個(gè)端口電平控制其內(nèi)部比較器和12位的A/D轉(zhuǎn)換器各模塊的使用或關(guān)閉。在寄存器控制方式下,PD2,PD1,G0~G3全為低電平。PD0/DIN為數(shù)據(jù)輸入端,用于寫入相關(guān)控制寄存器,動(dòng)態(tài)配置放大倍數(shù)、校準(zhǔn)和節(jié)能模式。AD7262以2的補(bǔ)碼輸出轉(zhuǎn)換結(jié)果。
          2.4 自動(dòng)校準(zhǔn)
          自動(dòng)校準(zhǔn)是AD7262的主要特點(diǎn)之一。利用CAL引腳校準(zhǔn)設(shè)備失調(diào)。設(shè)置CAL為高電平,在下一個(gè)CS下降沿完成初始化校準(zhǔn)值。失調(diào)校準(zhǔn)的完成需要一個(gè)完整的轉(zhuǎn)換周期,包括CS下降沿后的19個(gè)SCLK周期。如果需要,CAL可保持多于一個(gè)轉(zhuǎn)換周期的高電平,且此時(shí)AD7262繼續(xù)校準(zhǔn)。也可使用控制寄存器初始校準(zhǔn)值,設(shè)置控制寄存器的CAL位為1即可實(shí)現(xiàn)。注意在下一個(gè)CS下降沿,校準(zhǔn)會(huì)被初始化,AD7262的當(dāng)前轉(zhuǎn)換就失去意義。其A/D轉(zhuǎn)換器必須處于工作狀態(tài)來(lái)完成內(nèi)部校準(zhǔn)。
          A/D轉(zhuǎn)換器A和B通道具有獨(dú)立的外部增益寄存器用以校準(zhǔn)信號(hào)增益。增益校準(zhǔn)寄存器有7位,改變?cè)摷拇嫫饕匝a(bǔ)償增益。MSB是符號(hào)位,其他6位為存儲(chǔ)增益倍數(shù),用于調(diào)整模擬輸入信號(hào)的范圍,其校準(zhǔn)精度是1/4 096。


          3 典型應(yīng)用
          3.1 硬件設(shè)計(jì)
          圖2為AD7262與ARM處理器LPC2378的典型應(yīng)用電路,實(shí)現(xiàn)直流電法勘探中電極A、B電流和電極M、N電壓的采集。采用金屬膜電阻作為采樣電阻以提高測(cè)量精度。由于A、B電極之間電壓是對(duì)大地供電的電極電壓,一般大于100 V,前端電極中都有高壓隔離電路,該采樣電阻阻值一般小于100 Ω。AD7262工作在寄存器控制方式。在LPC2378的P0.15提供的SCLK的控制時(shí)序下,通過(guò)P0.18向AD7262的控制寄存器寫入相關(guān)數(shù)據(jù)。CS進(jìn)入低電平狀態(tài)后,首先由P0.18寫入相關(guān)寄存器數(shù)據(jù),再開始采樣保持并轉(zhuǎn)換輸出。在寫入寄存器時(shí),DOUTA和DOUTB輸出為三態(tài)。


          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: 7262 AD 同步采樣 D轉(zhuǎn)換

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉