Verilog HDL基礎(chǔ)教程之:賦值語句和塊語句
2.并行塊
并行塊有以下4個(gè)特點(diǎn)。
(1)塊內(nèi)語句是同時(shí)執(zhí)行的,即程序流程控制一進(jìn)入該并行塊,塊內(nèi)語句則開始同時(shí)并行地執(zhí)行。
(2)塊內(nèi)每條語句的延遲時(shí)間是相對(duì)于程序流程控制進(jìn)入到塊內(nèi)時(shí)的仿真時(shí)間的。
(3)延遲時(shí)間是用來給賦值語句提供執(zhí)行時(shí)序的。
(4)當(dāng)按時(shí)間時(shí)序排序在最后的語句執(zhí)行完后或一個(gè)disable語句執(zhí)行時(shí),程序流程控制跳出該程序塊。
并行塊的格式如下:
fork
語句1;
語句2;
.......
語句n;
join
或者:
fork:塊名
塊內(nèi)聲明語句
語句1;
語句2;
......
語句n;
join
其中:
(1)塊名即標(biāo)識(shí)該塊的一個(gè)名字,相當(dāng)于一個(gè)標(biāo)識(shí)符。
(2)塊內(nèi)說明語句可以是參數(shù)說明語句、reg型變量聲明語句、integer型變量聲明語句、real型變量聲明語句、ime型變量聲明語句或者事件(event)說明語句。
下面舉例說明。
例5:并行塊1。
fork
#50 r = 'h35; //在絕對(duì)時(shí)間50單位后,r被賦值
#100 r = 'hE2; //在絕對(duì)時(shí)間100單位后(非絕對(duì)時(shí)間150),r再次被賦值
#150 r = 'h00;
#200 r = 'hF7;
#250 -> end_wave; //在絕對(duì)時(shí)間250單位后,觸發(fā)事件end_wave
join
在這個(gè)例子中用并行塊來替代前面例子中的順序塊來產(chǎn)生波形,用這兩種方法生成的波形是一樣的。
3.塊名
在Verilog HDL語言中,可以給每一個(gè)塊取名字,只需將名字加在關(guān)鍵詞begin或fork后面即可,這樣做的原因有以下幾點(diǎn)。
(1)這樣可以在塊內(nèi)定義局部變量,即只在塊內(nèi)使用的變量。
(2)這樣可以允許塊被其他語句調(diào)用,如被disable語句調(diào)用。
(3)在Verilog語言里,所有的變量都是靜態(tài)的,即所有的變量都只有一個(gè)惟一的存儲(chǔ)地址,因此進(jìn)入或跳出塊并不影響存儲(chǔ)在變量?jī)?nèi)的值。
基于以上原因,塊名就提供了一個(gè)在任何仿真時(shí)刻確認(rèn)變量值的方法。需要注意的是,塊名和變量名一樣,都不能是關(guān)鍵詞。
4.起始時(shí)間和結(jié)束時(shí)間
在并行塊和順序塊中都有一個(gè)起始時(shí)間和結(jié)束時(shí)間的概念。對(duì)于順序塊,起始時(shí)間就是第一條語句開始被執(zhí)行的時(shí)間,結(jié)束時(shí)間就是最后一條語句執(zhí)行完的時(shí)間。而對(duì)于并行塊來說,起始時(shí)間對(duì)于塊內(nèi)所有的語句是相同的,即程序流程控制進(jìn)入該塊的時(shí)間,其結(jié)束時(shí)間是按時(shí)間排序在最后的語句執(zhí)行完的時(shí)間。
當(dāng)一個(gè)塊嵌入另一個(gè)塊時(shí),塊的起始時(shí)間和結(jié)束時(shí)間是很重要的。跟在塊后面的語句只有在該塊的結(jié)束時(shí)間到了才能開始執(zhí)行,也就是說,只有該塊完全執(zhí)行完后,后面的語句才可以執(zhí)行。
在fork_join塊內(nèi),各條語句不必按順序給出,因此在并行塊里,各條語句在前還是在后是無關(guān)緊要的,如下所示。
例6:并行塊2。
fork
#250 -> end_wave; //按下面幾條語句順序執(zhí)行結(jié)果和例[6]的執(zhí)行結(jié)果一樣
#200 r = 'hF7;
#150 r = 'h00;
#100 r = 'hE2;
#50 r = 'h35;
join
在這個(gè)例子中,各條語句并不是按被執(zhí)行的先后順序給出的,但同樣可以生成前面例子中的波形。
關(guān)鍵詞
在Verilog HDL中,所有的關(guān)鍵詞是事先定義好的確認(rèn)符,用來組織語言結(jié)構(gòu)。關(guān)鍵詞是用小寫字母定義的,因此在編寫原程序時(shí)要注意關(guān)鍵詞的書寫,以避免出錯(cuò)。下面是Verilog HDL中使用的關(guān)鍵詞(請(qǐng)參閱附錄:Verilog語言參考手冊(cè)):
always、and、assign、begin、buf、bufif0、bufif1、case、casex、casez、cmos、deassign、default、defparam、disable、edge、else、end、endcase、endmodule、endfunction、endprimitive、endspecify、endtable、endtask、event、for、force、forever、fork、function、highz0、highz1、if、initial、inout、input、integer、join、large、macromodule、medium、module、nand、negedge、nmos、nor、not、notif0、notifl、or、output、parameter、pmos、posedge、primitive、pull0、pull1、pullup、pulldown、rcmos、reg、releses、repeat、mmos、rpmos、rtran、rtranif0、rtranif1、scalared、small、specify、specparam、strength、strong0、strong1、supply0、supply1、table、task、time、tran、tranif0、tranif1、tri、tri0、tri1、triand、trior、trireg、vectored、wait、wand、weak0、weak1、while、wire、wor、xnor、xor。
在編寫Verilog HDL程序時(shí),變量名、端口名、塊名等的定義不要與這些關(guān)鍵詞沖突。
評(píng)論