色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

        1. <pre id="nv8cu"><strike id="nv8cu"></strike></pre>
          	
          	

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計

          基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計

          作者: 時間:2013-04-24 來源:網(wǎng)絡(luò) 收藏

          e.JPG
          建立一個編碼器和計數(shù)器,在每個clkin時鐘到來時進行計數(shù),判斷time_in的每位碼值和clrin計數(shù)值確定輸出脈寬,用上述同步分頻模塊(fenpin_e_clr)描述的方法實現(xiàn)輸出直流碼的時間起點與clr信號同步。

          3 原理電路
          碼編碼模塊通過端口從外部同步接收時間碼信息和準(zhǔn)秒時刻,時間信息刷新頻率為1次/s。通過一個2位地址端口,一個10位數(shù)據(jù)端口,通過地址片選依次將‘秒’、‘分’、‘時’、‘天’信息送入不同的寄存器并經(jīng)寄存器送 DC碼編碼器的數(shù)據(jù)輸入端,由B碼
          編碼器根據(jù)時鐘生成DC碼發(fā)送。其在內(nèi)部實現(xiàn)電路原理如圖2所示。

          本文引用地址:http://cafeforensic.com/article/189622.htm

          a.JPG



          4 仿真
          用QuartusⅡ建立工程文件,編輯上述代碼并進行仿真,仿真結(jié)果如圖3所示,輸出DC碼的前沿與CLR信號同步,參考標(biāo)志在連續(xù)兩個位置標(biāo)示符后開始發(fā)送時間數(shù)據(jù),符合碼中直流碼標(biāo)準(zhǔn)要求。

          b.JPG


          IRIG-B碼是標(biāo)準(zhǔn)時間碼信號。由數(shù)字處理器通過I/O向數(shù)字邏輯電路實時刷新當(dāng)前時間數(shù)據(jù)(IRIG-B精確到秒),經(jīng)內(nèi)部邏輯電路產(chǎn)生標(biāo)準(zhǔn)IRIG-B(DC)碼,其時間的起點與GPS時間脈沖對齊,并通過隔離差分驅(qū)動向遠程提供時間信息。

          5 結(jié)論
          仿真和實踐結(jié)果均表明,該編碼器可以產(chǎn)生穩(wěn)定、可靠、連續(xù)的IRIG-B DC碼,與秒基準(zhǔn)信號精確同步,同步誤差小于1μs,已成功運用到測控設(shè)備上。

          fpga相關(guān)文章:fpga是什么


          脈寬調(diào)制相關(guān)文章:脈寬調(diào)制原理

          上一頁 1 2 下一頁

          關(guān)鍵詞: IRIG-B FPGA code VHDL

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉