色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計(jì)

          基于FPGA的IRIG-B標(biāo)準(zhǔn)DC code編碼器VHDL設(shè)計(jì)

          作者: 時(shí)間:2013-04-24 來源:網(wǎng)絡(luò) 收藏

          摘要:為了實(shí)現(xiàn)靶場(chǎng)時(shí)統(tǒng)終端輸出標(biāo)準(zhǔn)DC 信號(hào),采用語言在邏輯電路中設(shè)計(jì)了DC 編碼器硬件電路,通過QuartusⅡ軟件建立工程文件對(duì)語言DC 編碼器電路進(jìn)行編譯和仿真,獲得了符合標(biāo)準(zhǔn)的DC code信號(hào)。經(jīng)過實(shí)踐驗(yàn)證,該電路具有實(shí)現(xiàn)方法簡(jiǎn)單、電路穩(wěn)定性好、精度高的特點(diǎn),實(shí)測(cè)同步精度小于1μs。
          關(guān)鍵詞:;DC code;

          O 引言
          在測(cè)控設(shè)備的時(shí)間統(tǒng)一系統(tǒng)向靶場(chǎng)試驗(yàn)系統(tǒng)提供標(biāo)準(zhǔn)時(shí)間和頻率信號(hào),以實(shí)現(xiàn)整個(gè)試驗(yàn)系統(tǒng)的時(shí)間和頻率的統(tǒng)一,是由各種電子設(shè)備組成的一套完整系統(tǒng)。時(shí)統(tǒng)設(shè)備閣向用戶設(shè)備發(fā)送的時(shí)間信號(hào)中,含有時(shí)間信息編碼的串行時(shí)間碼,該碼應(yīng)與標(biāo)準(zhǔn)時(shí)間精確同步的時(shí)間信號(hào),適用于信道傳輸。IRIG(Inter Range Instrumentation Group)是美國(guó)RCC(Range Commanders Council)所屬的負(fù)責(zé)制定靶場(chǎng)標(biāo)準(zhǔn)等工作的機(jī)構(gòu),由其所屬TCG負(fù)責(zé),制定了靶場(chǎng)時(shí)統(tǒng)和通信系統(tǒng)的標(biāo)準(zhǔn)。IRIG時(shí)間標(biāo)準(zhǔn)包括并行時(shí)間碼格式和串行時(shí)間碼格式,IRIG-B碼是串行時(shí)間碼格式,是我國(guó)標(biāo)準(zhǔn)化時(shí)統(tǒng)設(shè)備與用戶設(shè)備接口的時(shí)間信號(hào)標(biāo)準(zhǔn)的基礎(chǔ)。

          1 IRIG-B標(biāo)準(zhǔn)DC碼
          IRIG-B碼的幀頻是1幀/s,每一幀包括100個(gè)碼元(脈沖),每個(gè)碼元的準(zhǔn)時(shí)參考點(diǎn)是該脈沖的前沿。IRIG-B碼采用脈寬調(diào)制的方法表示,碼元的脈沖寬度有3種,每種脈寬代表各自不同的信息,分別為脈寬2 ms代表二進(jìn)制“0”、脈寬5 ms代表二進(jìn)制“1”、脈寬8 ms代表該碼元為標(biāo)識(shí)位。一幀IRIG-B由100個(gè)碼元組成,從參考碼元PR開始到位置識(shí)別標(biāo)志P0結(jié)束。參考標(biāo)志是由位置識(shí)別標(biāo)志P0和相鄰的參考碼元PR組成的,PR的前沿即為該幀B碼的準(zhǔn)秒時(shí)刻。在一幀B碼中,每10個(gè)碼元中有一個(gè)位置標(biāo)示符,被記作P1,P2,P3,…,P9,P0。如圖1所示。

          本文引用地址:http://cafeforensic.com/article/189622.htm

          c.JPG


          每幀中表示時(shí)間信息的碼元共有30個(gè),時(shí)間信息采用二-十進(jìn)制編碼,它所表達(dá)的時(shí)間包括:從00~59共7個(gè)碼元的‘秒’信息、從00~59共7個(gè)碼元的‘分’信息、從00~23共6個(gè)碼元的‘時(shí)’信息、從001~365或366共10位碼元的‘天’信息。幀中還有特標(biāo)控制等信息。所有未攜帶信息的碼元其寬度均為2 ms。

          2 VHDL語言實(shí)現(xiàn)
          VHDL語言實(shí)現(xiàn)程序如下:
          d.JPG

          fpga相關(guān)文章:fpga是什么


          脈寬調(diào)制相關(guān)文章:脈寬調(diào)制原理

          上一頁 1 2 下一頁

          關(guān)鍵詞: IRIG-B FPGA code VHDL

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉