基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器設(shè)計(jì)
3 系統(tǒng)調(diào)試結(jié)果
利用信號(hào)模擬產(chǎn)生一些典型的雷達(dá)視頻信號(hào),驗(yàn)證了系統(tǒng)在工程上的可行性。圖3為頻率控制字為1 500時(shí)的線性調(diào)頻脈沖信號(hào),脈寬為10 μs;圖4為非相參視頻脈沖串,脈沖寬度為10 μs,重復(fù)周期為700 μs;圖5為相參視頻脈沖串,脈沖寬度為10 μs,重復(fù)周期為700 μs,多普勒調(diào)制頻率為200 Hz。
基于FPGA嵌入式系統(tǒng)的雷達(dá)目標(biāo)模擬器的設(shè)計(jì)利用了嵌入微處理器FPGA在控制方面的靈活性,在修改參數(shù)重新對FPGA進(jìn)行配置時(shí),只需完成對應(yīng)的軟件編譯,節(jié)省了芯片再配置的時(shí)間;完成了相參、非相參、線性調(diào)頻脈沖串等雷達(dá)中頻、視頻信號(hào)的模擬和韋布爾、對數(shù)正態(tài)、K分布3種典型分布模型的雜波模擬;利用實(shí)測雷達(dá)回波數(shù)據(jù)實(shí)現(xiàn)了實(shí)際雷達(dá)回波的重構(gòu),該系統(tǒng)產(chǎn)生的信號(hào)能夠基本滿足雷達(dá)接收系統(tǒng)性能的測試。
評(píng)論