色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應用 > 基于FPGA分布式算法的低通FIR濾波器的設(shè)計與實現(xiàn)

          基于FPGA分布式算法的低通FIR濾波器的設(shè)計與實現(xiàn)

          作者: 時間:2012-07-09 來源:網(wǎng)絡(luò) 收藏

          0 引言

          傳統(tǒng)數(shù)字濾波器硬件的實現(xiàn)主要采用專用集成電路(ASIC)和數(shù)字信號處理器(DSP)來實現(xiàn)。內(nèi)部的功能塊中采用了SRAM的查找表(lo-ok up table,LUT)結(jié)構(gòu),這種結(jié)構(gòu)特別適用于并行處理結(jié)構(gòu),相對于傳統(tǒng)方法來說,其并行度和擴展性都很好,它逐漸成為構(gòu)造可編程高性能算法結(jié)構(gòu)的新選擇。

          是一種適合設(shè)計的乘加運算,由于中硬件乘法器資源有限,直接應運乘法會消耗大量的資源。本文利用了豐富的存儲器資源進行查找表運算,設(shè)計了一種基于濾波器;利用線性相位濾波器的對稱性減小了硬件規(guī)模;利用分割查找表的方法減小了存儲空間;采用并行結(jié)構(gòu)和流水線技術(shù)提高了濾波器的速度,在FPGA上實現(xiàn)了該濾波器。

          1 分布式的濾波器算法

          濾波器突出的特點是單位取樣響應h(n)僅有有限個非零值。對于一個N階的FIR濾波器形式如下:

          在許多數(shù)字信號處理應用領(lǐng)域中,在技術(shù)上是不需要通用的乘法算法的。對于本系統(tǒng)可以通過Matlab中的fdatool工具根據(jù)設(shè)計要求設(shè)計出濾波器的系統(tǒng)函數(shù)h(n),那么乘積項h(k)×x(n-k)就變成了2個常數(shù)的乘法。無符號數(shù)的分布式算法和有符號數(shù)的分布式算法是分布式算法在FIR濾波器中的2種典型算法。

          本文引用地址:http://cafeforensic.com/article/190149.htm

          1.1 無符號數(shù)的分布式算法設(shè)計
          由于FPGA為并行處理結(jié)構(gòu),所以假設(shè)x(n-k)數(shù)據(jù)寬度為L b,則由式(1)可表示為:

          由式(1)、式(2)可以得到:

          假設(shè):

          則式(1)可以表示為:


          1.2 有符號數(shù)的分布式算法設(shè)計

          對于有符號數(shù)的補碼表示為:

          則由式(5),式(1)可得:

          電容式觸摸屏相關(guān)文章:電容式觸摸屏原理

          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA FIR 分布式算法 低通

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉