色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA和DSP的高速圖像處理系統(tǒng)

          基于FPGA和DSP的高速圖像處理系統(tǒng)

          作者: 時間:2012-06-07 來源:網(wǎng)絡 收藏


          2 硬件電路設計
          2.1 圖像采集模塊
          圖像采集模塊采用的攝像頭為CMOS圖像傳感器,型號為MT9M011。CMOS圖像傳感器與CCD傳感器相比,雖然采集出來的圖像效果弱差一點,但是CMOS的成本遠遠低于CCD產(chǎn)品,而且CMOS傳感器的功耗較低。圖像采集模塊具體設計如圖2所示。
          2.2 圖像顯示模塊
          圖像顯示模塊主要作用是將采集到的數(shù)字圖像,實時地轉(zhuǎn)換成模擬圖像數(shù)據(jù),并輸出到帶VGA接口的顯示器上。圖像顯示接口電路包括圖像編碼電路和VGA接口電路,其電路如圖3所示。本電路中選用的圖像編碼芯片為AD(Analog Devices)公司的高速視頻數(shù)模轉(zhuǎn)換芯片,其具體型號為ADV7123KST140。該芯片具有3組獨立的十位寬RGB數(shù)字輸入接口和3個相對的RGB模擬輸出接口,5 V或3.3 V供電都行,速度為140 MHz,低功耗。

          本文引用地址:http://cafeforensic.com/article/190285.htm

          b.jpg


          2.3 外部存儲器接口電路設計
          中選用TI公司的超低功耗(TMS320VC5502),主要是來完成圖像處理算法的實現(xiàn)。在對外部存儲器接口設計上,該采用外部存儲器接口(EMIF)來進行對外部存儲器的擴展,具體擴展如圖3所示。
          TMS320VC5502的EMIF可以訪問的存儲空間大小為16 MB,該系統(tǒng)中通過配置把空間平分為4部分,EMIF的片選信號線CE3~CE0分別對應著這4個空間的選通控制。另外EMIF的組成還包括數(shù)據(jù)線D[31:0]、地址線A[21:2]、字節(jié)使能線:BE[3:0]及各類存儲器的讀/寫控制信號線等。

          fpga相關文章:fpga是什么




          評論


          相關推薦

          技術專區(qū)

          關閉