色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的串行外圍接口SPI設(shè)計與實現(xiàn)

          基于FPGA的串行外圍接口SPI設(shè)計與實現(xiàn)

          作者: 時間:2012-05-07 來源:網(wǎng)絡(luò) 收藏

          通過實驗,在Xilinx ISE 9.1i 中完成了對該模塊的綜合與實現(xiàn),并下載到Digilent 公司的 開發(fā)板Spartan-3E Starter 上進行驗證,實驗結(jié)果正確。綜合工具使用ISE 自帶的XST,下載工具使用ISE 自帶的iMPACT.

          4 結(jié)語

          本文用Verilog 硬件描述語言設(shè)計了一個符合 總線規(guī)范的 主機模塊,使用仿真工具ModelSim 對其進行仿真并給出了仿真波形。在Xilinx ISE 中對該模塊進行綜合與實現(xiàn),并在 上完成了下載與驗證。該 主機模塊的功能正確,工作穩(wěn)定,可擴展性強。由于SPI 總線應(yīng)用范圍很廣,利用 可重復配置的優(yōu)點,該模塊可以很方便地應(yīng)用于各種場合。本文作者創(chuàng)新點:根據(jù)SPI 總線規(guī)范,用Verilog HDL 設(shè)計并實現(xiàn)了一個帶有移位寄存器的SPI 總線模塊,具有簡潔高效、便于修改、可擴展性強等特點。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: FPGA SPI 串行外圍 接口

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉