色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的8B/10B編解碼設(shè)計

          基于FPGA的8B/10B編解碼設(shè)計

          作者: 時間:2010-08-06 來源:網(wǎng)絡(luò) 收藏

          摘要:為提高8B/的工作速度和簡化邏輯方法,提出一種基于的8B/系統(tǒng)設(shè)計方案。與現(xiàn)有的8B/方案相比,該方案是一種利用實現(xiàn)8B/lOB編解碼的模塊方法,接收模塊在收到外部發(fā)送的并行數(shù)據(jù)時,通過直接查找映射的方法轉(zhuǎn)換成利于傳輸?shù)拇行盘?。串行信號?jīng)串并行轉(zhuǎn)換模塊,將數(shù)據(jù)經(jīng)10B/8B解碼模塊解碼還原成原始數(shù)據(jù)。為了更好實現(xiàn)數(shù)據(jù)的傳輸,系統(tǒng)加入了極性偏差RD控制。結(jié)果表明,該8B/10B編解碼系統(tǒng)設(shè)計方案傳輸數(shù)據(jù)穩(wěn)定,滿足設(shè)計要求。
          關(guān)鍵詞:串行數(shù)據(jù)傳輸;8B/lOB編解碼;極性偏差(RD);VHDL

          本文引用地址:http://cafeforensic.com/article/191634.htm

          隨著通信技術(shù)的發(fā)展,在復(fù)雜的電磁環(huán)境下正確傳輸數(shù)據(jù)受到人們的關(guān)注,因此性能優(yōu)異的光纖通訊越來越受到青睞,而誤碼率要滿足設(shè)計需求,關(guān)鍵在于串行傳輸數(shù)據(jù)所選用的編碼方法。
          8B/10B編解碼技術(shù)是主流傳輸標(biāo)準(zhǔn)的編解碼技術(shù)之一,廣泛應(yīng)用于高速串行標(biāo)準(zhǔn)中,例如光纖通道1、PCI-Express、串行ATA、1394b等。8B/10B編解碼技術(shù)設(shè)定傳輸數(shù)據(jù)流擁有連續(xù)“l(fā)”或連續(xù)“0”不能超過5個,保證傳輸?shù)闹绷鞒煞纸咏?,基線漂移減至最小,避免因接收端時鐘漂移或同步丟失而引起數(shù)據(jù)丟失。8B/10B編碼方法具有DC補(bǔ)償功能,能夠保證鏈路中不隨著時間推移而出現(xiàn)DC偏移。這使得信號的轉(zhuǎn)換不會因電壓位階的關(guān)系造成信號錯誤。8B/10B編碼采用冗余方式,將8位的數(shù)據(jù)和一些特殊字符按照特定的規(guī)則編碼成10位的數(shù)據(jù),根據(jù)這些規(guī)則,能檢測出傳輸過程中發(fā)生錯誤的信息。通過以上各種措施,8B/10B編碼方式能夠確保數(shù)據(jù)在高速傳輸過程中正確傳送和識別。
          因此這里提出一種利用實現(xiàn)8B/lOB編解碼系統(tǒng)設(shè)計方案。

          1 系統(tǒng)設(shè)計總體設(shè)計
          1.1 系統(tǒng)設(shè)計結(jié)構(gòu)
          該系統(tǒng)是基于FPGA設(shè)計的8B/10B編解碼器,首先系統(tǒng)接收外部發(fā)送的8B并行數(shù)據(jù),在8B/10B編碼模塊中完成編碼后,再通過10B數(shù)據(jù)并串轉(zhuǎn)換模塊生成利于傳輸?shù)?0B串行信號。這樣8B/10B編碼模塊和10B并串轉(zhuǎn)換模塊構(gòu)成8B/lOB編碼器。編碼端發(fā)送的10B串行信號經(jīng)過傳輸線路傳輸后被lOB數(shù)據(jù)串并行轉(zhuǎn)換模塊所接收,轉(zhuǎn)換完成的10B并行數(shù)據(jù)再通過1OB/8B解碼模塊解碼完成后即是還原后的原始數(shù)據(jù)。這樣lOB串行數(shù)據(jù)到10B并行數(shù)據(jù)轉(zhuǎn)換模塊和1OB/8B解碼模塊就構(gòu)成了1OB/8B解碼器。圖1為系統(tǒng)設(shè)計框圖。


          1.2 設(shè)計方案
          8B/10B編解碼器通常有兩種設(shè)計方法:一種是用查找表直接將8位信號映射成lO位信號,該方法是采用存儲器存儲所有可能出現(xiàn)的碼組,再將輸入碼組轉(zhuǎn)換為存儲地址,找出對應(yīng)的編解碼。這種方法邏輯簡單,開發(fā)時間很短;另一種是通過邏輯運算直接實現(xiàn)編解碼功能,其優(yōu)點是明顯減小內(nèi)部使用面積,但邏輯關(guān)系復(fù)雜。從系統(tǒng)優(yōu)化考慮把1節(jié)8 bit字節(jié)拆分成3 bit和5 bit,然后在極性偏差RD(running dis-
          parity)控制器的控制下以并列方式編解碼。這種方法的組合邏輯實現(xiàn)可以簡化碼表,減小電路板的面積,有效提高編碼工作速度,同時由于電路板的面積減小,功耗顯著降低。這里采用第1種方法,同時結(jié)合第2種方法的設(shè)計思路。

          2 系統(tǒng)軟件程序設(shè)計
          2.1 8B/10B編碼模塊


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA 10B 編解碼

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉