色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 成功解決FPGA設計時序問題的三大要點

          成功解決FPGA設計時序問題的三大要點

          作者: 時間:2009-05-08 來源:網(wǎng)絡 收藏

          的設計與高速接口技術可以幫助你滿足今天的市場要求,但也提出了一些有趣的設計挑戰(zhàn)。為了確保存儲器接口的數(shù)據(jù)傳輸準確,在超過200兆赫茲以上,進行時序分析將發(fā)揮更突出的作用,以識別和解決系統(tǒng)運行的問題。在這些頻率內,最重要的是創(chuàng)建和控制時序空余,留下最小的空余,以確保數(shù)據(jù)采集和演示窗口的準確。更快的邊緣速率同時也放大物理設計的影響,造成信號完整性問題,對此則需要更多的沉降時間及縮小時序空余。

          本文引用地址:http://cafeforensic.com/article/192059.htm

          器件現(xiàn)在還包括某些先進的功能,如支持帶有I/O單元接口的雙通道數(shù)據(jù)(DDR)和板上鎖相環(huán)(PLL)網(wǎng)絡進行精確時鐘控制等等。這些在技術中的高級功能均提供先進的接口模塊,從而有助于減少界面設計,再加上TimingDesigner軟件的獨特能力,在最短的時序中提供最準確、有力的解決方案。本文主要探討了DDR型存儲器接口設計中必要的時鐘偏移及數(shù)據(jù)采集的時序空余。

          成功解決FPGA設計時序問題的三大要點
          DDR/QDR存儲器接口的設計問題


          DDR或四倍數(shù)據(jù)速率(QDR)存儲設備可以提供和接受兩倍于器件時鐘頻率的源同步數(shù)據(jù),這意味著數(shù)據(jù)在時鐘的上升緣和下降緣傳輸。此外,需要捕捉時鐘偏移和進行適當?shù)卣{整,以確保適當?shù)臅r鐘與數(shù)據(jù)關系。

          圖1:TimingDesigner軟件便于捕獲設計特點的圖形界面窗口。
          圖1:TimingDesigner軟件便于捕獲設計特點的圖形界面窗口。


          如前所述,現(xiàn)在一些FPGA裝置包括DDR接口的I/O單元和板上的PLL網(wǎng)絡。這意味著,你必須有一個方式來控制模塊的準確和可靠。為了說明這一點,讓我們來讀取QDR II SRAM源同步接口的設計要求看看實例。


          在同步存儲器系統(tǒng)例如QDR SRAM中,數(shù)據(jù)是與時鐘同步的,所以存儲器數(shù)據(jù)的相位必須旋轉90度。這種相位旋轉通常在有效數(shù)據(jù)窗口中進行時鐘中心調整,這是QDR實現(xiàn)準確數(shù)據(jù)采集的一個重要設計特點(見圖2)。如果要改變時鐘中心,我們可以通過對板上FPGA的PLL網(wǎng)絡進行簡單的延時時鐘信號來達到。

          圖2:中心對齊的時鐘/數(shù)據(jù)關系。
          圖2:中心對齊的時鐘/數(shù)據(jù)關系。


          上一頁 1 2 3 4 下一頁

          關鍵詞: FPGA 計時

          評論


          相關推薦

          技術專區(qū)

          關閉