色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于Matlab和FPGA的FIR數(shù)字濾波器設(shè)計及實現(xiàn)

          基于Matlab和FPGA的FIR數(shù)字濾波器設(shè)計及實現(xiàn)

          作者: 時間:2009-03-31 來源:網(wǎng)絡(luò) 收藏

          移位相加單元時序仿真:仿真結(jié)果如圖5所示,輸入一個階躍信號(8191),從圖5中可以看出,輸出數(shù)據(jù)從D_out_a到D_out_p依次有一個時鐘周期的時延,并且總的時延和濾波器階數(shù)(32)相等,最后輸出數(shù)據(jù)是16 382=8 191*2,和理論計算值相同。

          4.2 與濾波器系數(shù)相乘
          數(shù)據(jù)首尾相加輸出后與濾波器系數(shù)h(n)相乘,由于濾波器的結(jié)構(gòu)是對稱的,因而只需16個乘法器即可。乘法器直接調(diào)用QuartusⅡ里面的參數(shù)化元件庫,系數(shù)的位寬設(shè)為18。關(guān)鍵Verilog語句如下:


          以上為一個乘法器設(shè)置方法,16個乘法器的整體模塊圖如圖6所示。

          為了便于仿真測試,乘法器單元一開始只設(shè)置了4個輸入。其中h(0)=100,h(1)=200,h(2)=300,h(3)=400,a,b,c,d為4個輸入數(shù)據(jù),與h(n)相乘后對應(yīng)輸出分別為R_a,R_b,R_c和R_d。這樣設(shè)計不失一般性,仿真無誤后再擴充到16個即可。仿真結(jié)果如圖7所示。

          4.3 乘法器輸出結(jié)果相加
          16路數(shù)據(jù)相加后位數(shù)被擴為33+4=37,另外要在其輸出端加一寄存器,以消除毛刺。此模塊原理圖如圖8所示。

          相加輸出模塊仿真:實際用到的是16輸入的加法器,為便于仿真測試.輸入先設(shè)為4路,仿真結(jié)果如圖9所示。

          4.4 截位輸出



          關(guān)鍵詞: Matlab FPGA FIR 數(shù)字

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉