逐次逼近型 ADC:確保首次轉(zhuǎn)換有效
簡(jiǎn)介
本文引用地址:http://cafeforensic.com/article/201610/307984.htm最高 18 位分辨率、10 MSPS 采樣速率的逐次逼近型模數(shù)轉(zhuǎn)換器(ADC)可以滿足許多數(shù)據(jù)采集應(yīng)用的需求,包括便攜式、工 業(yè)、醫(yī)療和通信應(yīng)用。本文介紹如何初始化逐次逼近型 ADC 以實(shí)現(xiàn)有效轉(zhuǎn)換。
逐次逼近型架構(gòu)
逐次逼近型ADC由4個(gè)主要子電路構(gòu)成:采樣保持放大器(SHA)、 模擬比較器、參考數(shù)模轉(zhuǎn)換器(DAC)和逐次逼近型寄存器(SAR)。 由于 SAR 控制著轉(zhuǎn)換器的運(yùn)行,因此,逐次逼近型轉(zhuǎn)換器一般 稱為SAR ADC。
在上電和初始化之后,CONVERT 上的一個(gè)信號(hào)會(huì)啟動(dòng)轉(zhuǎn)換。 開(kāi)關(guān)閉合,將模擬輸入連接至 SHA,后者獲得輸入電壓。當(dāng)開(kāi) 關(guān)斷開(kāi)時(shí),比較器將確定模擬輸入(此時(shí)存儲(chǔ)于保持電容)是 大于還是小于 DAC 電壓。開(kāi)始時(shí),最高有效位(MSB)開(kāi)啟, 將 DAC 輸出電壓設(shè)為中間電平。在比較器輸出建立之后,如 果 DAC 輸出大于模擬輸入,逐次逼近寄存器將關(guān)閉 MSB;如 果輸出小于模擬輸入,則會(huì)使其保持開(kāi)啟。下一個(gè)最高有效位 會(huì)重復(fù)這一過(guò)程,如果比較器確定 DAC 輸出大于模擬輸入, 則關(guān)閉 MSB;如果輸出小于模擬輸入,則會(huì)使其保持開(kāi)啟。 這個(gè)二進(jìn)制搜索過(guò)程將持續(xù)下去,直到寄存器中的每一位都測(cè) 試完畢為止。結(jié)果得到的 DAC 輸入是采樣輸入電壓的數(shù)字近 似值,并由 ADC 在轉(zhuǎn)換結(jié)束時(shí)輸出。
與 SAR轉(zhuǎn)換代碼相關(guān)的因素
本文將討論與有效首次轉(zhuǎn)換相關(guān)的下列因素:
電源順序(AD765x-1)
訪問(wèn)控制(AD7367)
RESET (AD765x-1/AD7606)
REFIN/REFOUT (AD765x-1)
模擬輸入建立時(shí)間(AD7606)
模擬輸入范圍(AD7960)
省電/待機(jī)模式(AD760x)
延遲(AD7682/AD7689、AD7766/AD7767)
數(shù)字接口時(shí)序
電源序列
些采用多個(gè)電源的ADC擁有明確的上電序列。AN-932 應(yīng)用筆 記電源序列列為這些ADC電源的設(shè)計(jì)提供了良好的參考。應(yīng)該特別 注意模擬和參考輸入,因?yàn)檫@些一般不得超過(guò)模擬電源電壓0.3 V 以上。 因此, AGND – 0.3 V VIN VDD + 0.3 V 且 AGND – 0.3 V VREF VDD + 0.3V。 模擬電源應(yīng)在模擬輸入或基準(zhǔn)電壓之前開(kāi)啟, 否則,模擬內(nèi)核可能會(huì)以閂鎖狀態(tài)上電。類似地,數(shù)字輸入應(yīng)在 DGND − 0.3 V和VIO + 0.3 V之間。I/O電源必須在接口電路之前 (或與其同時(shí))開(kāi)啟,否則,這些引腳上的ESD二極管可能變成 正偏,而且數(shù)字內(nèi)核可能以未知狀態(tài)上電。
電源斜坡過(guò)程中的數(shù)據(jù)訪問(wèn)
在電源穩(wěn)定之前不得訪問(wèn)ADC,因?yàn)檫@樣可能使其進(jìn)入未知狀 態(tài)。在圖 2 所示例子中,主機(jī)FPGA正在嘗試從AD7367 讀取數(shù) 據(jù),而DVCC正在斜升,結(jié)果可能使ADC進(jìn)入未知狀態(tài)。
圖 2 在 DVCC 斜升過(guò)程中讀取數(shù)據(jù)
通過(guò)復(fù)位實(shí)現(xiàn) SAR ADC初始化
許多SAR ADC(如AD760x和AD765x-1)在上電后需要通過(guò) RESET來(lái)實(shí)現(xiàn)初始化。在所有電源都穩(wěn)定之后,應(yīng)施加一個(gè)指定 的RESET脈沖,以確保ADC以預(yù)期狀態(tài)啟動(dòng),同時(shí)使數(shù)字邏輯控 制處于默認(rèn)狀態(tài),并清除轉(zhuǎn)換數(shù)據(jù)寄存器。上電時(shí),電壓開(kāi)始在REFIN/REFOUT 引腳上建立,ADC進(jìn)入采集模式,同時(shí)配置用戶 指定模式。完全上電后,AD760x應(yīng)看到一個(gè)上升沿RESET將其 配置為正常工作模式。RESET高脈沖寬度典型值為50nss。
建立基準(zhǔn)電壓
ADC 將模擬輸入電壓轉(zhuǎn)換成指向基準(zhǔn)電壓的數(shù)字代碼,因此, 基準(zhǔn)電壓必須在首次轉(zhuǎn)換前穩(wěn)定下來(lái)。許多 SAR ADC 都有一 個(gè) REFIN/REFOUT 引腳和一個(gè) REF 或 REFCAP 引腳。外部基 準(zhǔn)電壓可能會(huì)通過(guò) REFIN/REFOUT 引腳過(guò)驅(qū)內(nèi)部基準(zhǔn)電壓源, 或者,內(nèi)部基準(zhǔn)電壓源可能會(huì)直接驅(qū)動(dòng)緩沖。REFCAP 引腳上的電容會(huì)使內(nèi)部緩沖輸出去耦,而這正是用于轉(zhuǎn)換的基準(zhǔn)電壓 源。圖 3 所示為 AD765x-1 數(shù)據(jù)手冊(cè)中的參考電路示例。
圖 3 AD765x-1 參考電路
確保 REF 或 REFCAP 上的電壓在首次轉(zhuǎn)換之前已建立。壓擺 率和建立時(shí)間因不同的儲(chǔ)能電容而異,如圖 4 所示。
圖 4 AD7656-1 REFCAPA/B/C 引腳在不同電容下的電壓斜坡
另外,設(shè)計(jì)不佳的參考電路可能導(dǎo)致嚴(yán)重的轉(zhuǎn)換錯(cuò)誤。參考電路 問(wèn)題最常見(jiàn)的表現(xiàn)是“粘連”代碼,其原因可能是儲(chǔ)能電容的尺 寸和位置、驅(qū)動(dòng)強(qiáng)度不足或者輸入存在大量噪聲。 精密逐次逼近 型ADC的基準(zhǔn)電壓源設(shè)計(jì) 計(jì)作者:Alan Walsh (模擬對(duì)話第47卷第 2期,2013年)詳細(xì)討論了SAR ADC的基準(zhǔn)電壓源設(shè)計(jì)。
模擬輸入建立時(shí)間
對(duì)于多通道、多路復(fù)用應(yīng)用,驅(qū)動(dòng)器放大器和 ADC 的模擬輸 入電路必須使內(nèi)部電容陣列以 16 位水平(0.00076%)建立滿量 程階躍。不幸的是,放大器數(shù)據(jù)手冊(cè)一般將建立精度指定為 0.1%或 0.01%。指定的建立時(shí)間可能與 16 位精度的建立時(shí)間 顯著不同,因此選擇驅(qū)動(dòng)器之前應(yīng)進(jìn)行驗(yàn)證。
要特別注意多路復(fù)用應(yīng)用中的建立時(shí)間。在多路復(fù)用器切換 之后,要確保留出足夠的時(shí)間,以便模擬輸入能在轉(zhuǎn)換開(kāi)始 之前建立至指定的精度。在配合 AD7606 使用多路復(fù)用器時(shí), 應(yīng)為±10-V輸入范圍留出至少 80 µs的時(shí)間,為±5-V范圍留出 至少 88 µs,以便給選定通道足夠的時(shí)間來(lái)建立至 16 位分辨率。面向精密SAR模數(shù)轉(zhuǎn)換器的前端放大器和RC濾波器設(shè)計(jì)作者:Alan Walsh(模擬對(duì)話 話第 46 卷第 4 期,2012 年)為放 大器的選擇提供了更多細(xì)節(jié)。
模擬輸入范圍
確保模擬輸入處于指定的輸入范圍之內(nèi),要特別注意指定共模 電壓的差分輸入范圍,如圖 5 所示。
圖 5 共模電壓下的全差分輸入
例如,AD7960 18位、 5 MSPS SAR ADC的差分輸入范圍為–VREF 至 +VREF, 但折合到地的 VIN+ 和 VIN− −都應(yīng)該處于–0.1 V至 VREF + 0.1 V的范圍內(nèi),且共模電壓應(yīng)為 VREF/2左右,如表1所示。
表 1 AD7960的模擬輸入規(guī)格
使 SAR ADC退出關(guān)斷或待機(jī)模式
為了節(jié)能,有些SAR ADC會(huì)在空閑時(shí)進(jìn)入關(guān)斷或待機(jī)模式。 在首次轉(zhuǎn)換開(kāi)始前,要確保ADC退出該低功耗模式。例如, AD7606 系列即提供了兩種節(jié)能模式:完全關(guān)斷和待機(jī)。這些 模式由GPIO引腳STBY 和RANGE進(jìn)行控制。
根據(jù)圖6所示,當(dāng)STBY 和RANGE返回高電平時(shí),AD7606從完 全關(guān)斷進(jìn)入正常工作模式,并配置為±10-V的范圍。此時(shí), REGCAPA、REGCAPB和REGCAP引腳上電至數(shù)據(jù)手冊(cè)所述的 正確電壓。在進(jìn)入待機(jī)模式時(shí),上電時(shí)間約為 100 μs,但在外 部基準(zhǔn)電壓源模式下,這需要大約13 ms。從關(guān)斷模式上電時(shí), 經(jīng)過(guò)所需的上電時(shí)間后,必須施加RESET信號(hào)。數(shù)據(jù)手冊(cè)將上 電與RESET上升沿之間所需時(shí)間規(guī)定為 tWAKE-UP SHUTDOWN。
圖 6 AD7606 初始化時(shí)序
帶延遲的 SAR ADC
人們普遍認(rèn)為,SAR ADC 沒(méi)有延遲,但有些 SAR ADC 確實(shí) 存在延遲以便更新配置,因此,在經(jīng)過(guò)延遲時(shí)間(可能為數(shù)個(gè) 轉(zhuǎn)換周期)之前,第一個(gè)有效轉(zhuǎn)換代碼可能未定義。
例如,AD7985 擁有兩種轉(zhuǎn)換工作模式:turbo和正常。Turbo模 式(支持最快的轉(zhuǎn)換速率,最高可達(dá)2.5 MSPS)不會(huì)在轉(zhuǎn)換間 關(guān)斷。turbo模式下的第一次轉(zhuǎn)換含有無(wú)意義的數(shù)據(jù),應(yīng)該予以 忽略。另一方面,在正常模式下,第一次轉(zhuǎn)換是有意義的。
對(duì)于 AD7682/AD7689,上電后的前三個(gè)轉(zhuǎn)換結(jié)果未定義,因?yàn)?在第二個(gè)EOC之前,不會(huì)出現(xiàn)有效的配置。因此,需要兩次偽 轉(zhuǎn)換,如圖 7 所示。
圖 7 AD7682/AD7689 的通用時(shí)序
當(dāng)在硬件模式下使用 AD765x-1 時(shí),在 BUSY 信號(hào)下降沿對(duì) RANGE 引腳的邏輯狀態(tài)進(jìn)行采樣,以決定下一次同步轉(zhuǎn)換的 模擬輸入范圍。在有效的 RESET 脈沖之后,AD765x-1 將默認(rèn) 在±4 × VREF 范圍內(nèi)工作,無(wú)延遲問(wèn)題。然而,如果 AD765x-1 工作于±2 × VREF 范圍內(nèi),則必須利用偽轉(zhuǎn)換周期在 BUSY的 第一個(gè)下降沿選擇范圍。
另外,有些SAR ADC(如AD7766/AD7767過(guò)采樣SAR ADC) 有后數(shù)字濾波器,結(jié)果會(huì)導(dǎo)致更多延遲。當(dāng)將模擬輸入多路復(fù) 用至這類ADC時(shí),主機(jī)必須等到數(shù)字濾波器完全建立后才能獲 得有效轉(zhuǎn)換結(jié)果;經(jīng)過(guò)該建立時(shí)間后,方可切換通道。
如表 2 所示,AD7766/AD7767 的延遲為 74 除以輸出數(shù)據(jù)速率 (74/ODR)的商值。在運(yùn)行于最高輸出數(shù)據(jù)速率 128 kHz 時(shí), AD7766/AD7767 支持 1.729 kHz 的多路復(fù)用器開(kāi)關(guān)速率。
表 2 AD7766/AD7767的數(shù)字濾波器延遲
數(shù)字接口時(shí)序
最后,但同樣重要的是,主機(jī)可以通過(guò)一些常見(jiàn)的接口選項(xiàng)(如 并行、并行 BYTE、IIC、SPI 和菊花鏈模式下的 SPI)來(lái)訪問(wèn) SAR ADC 的轉(zhuǎn)換結(jié)果。要得到有效的轉(zhuǎn)換數(shù)據(jù),必須確保遵 循數(shù)據(jù)手冊(cè)中的數(shù)字接口時(shí)序規(guī)格。
結(jié)論
為了獲得 SAR ADC 的第一個(gè)有效轉(zhuǎn)換代碼,務(wù)必遵循本文討 論的建議。可能還需要其他具體配置支持;請(qǐng)查看目標(biāo) SAR ADC 數(shù)據(jù)手冊(cè)或者應(yīng)用筆記,了解關(guān)于第一個(gè)轉(zhuǎn)換周期開(kāi)始 之前初始化的相關(guān)內(nèi)容。
評(píng)論