The port pull-up register controls the pull-up resister enable/disable of each port group. When the corresponding bit is 0, the pull-up resister of the pin is enabled. When 1, the pull-up resister is disabled.
If the port pull-up register is enabled then the pull-up resisters work without pin’s functional setting(input, output,DATAn, EINTn and etc)
上拉寄存器是控制對應(yīng)端口上拉使能的。當(dāng)對應(yīng)位為0時(shí),設(shè)置對應(yīng)引腳上拉使能,為1時(shí),禁止對應(yīng)引腳上拉使能。如果上拉寄存器使能,無論引腳功能寄存器如何設(shè)置(輸入,輸出,數(shù)據(jù),中斷等),對應(yīng)引腳輸出高電平。本文引用地址:http://cafeforensic.com/article/201611/321410.htm 可見對應(yīng)于S3C2410的GPB-BPH口內(nèi)部有上拉電阻寄存器,當(dāng)相應(yīng)的上拉電阻使能時(shí),對應(yīng)的I/O引腳懸空時(shí),表現(xiàn)出高電平。反之,表現(xiàn)出低電平。
上拉是一個(gè)電阻接到一個(gè)電壓,其實(shí)就是增強(qiáng)IO的驅(qū)動(dòng)能力。
下拉是一個(gè)電阻接到地,保證IO口是低電平。
評(píng)論