色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 簡(jiǎn)述抖動(dòng)測(cè)量的基本原理

          簡(jiǎn)述抖動(dòng)測(cè)量的基本原理

          作者: 時(shí)間:2016-12-26 來(lái)源:網(wǎng)絡(luò) 收藏
            近年來(lái),抖動(dòng)(Jitter)已經(jīng)成為通信工程師非常重視的信號(hào)特征。在數(shù)字系統(tǒng)中,時(shí)鐘頻率正在變得越來(lái)越高。隨著速率的升組,在上升沿或是下降沿哪性是微小的變化也變得越來(lái)越重要。因?yàn)闀r(shí)鐘或數(shù)據(jù)的抖動(dòng)會(huì)影響到數(shù)據(jù)的完整性、建立時(shí)間和保持時(shí)間。并且在考慮信號(hào)速率與傳輸距離之間的折中時(shí),抖動(dòng)也成為必須考慮的因素。

            抖動(dòng)會(huì)使數(shù)字電路的傳輸性能惡化,由于信號(hào)上升沿或是下降沿在時(shí)間軸上的正確位置被取代,在數(shù)據(jù)再生的時(shí)候,數(shù)據(jù)比特流中就會(huì)引入錯(cuò)誤。在合并了緩沖存儲(chǔ)器和相位比較器的數(shù)字儀表中,由于數(shù)據(jù)溢出或是損耗,錯(cuò)誤就會(huì)引入到數(shù)字信號(hào)中。此外,在數(shù)模變換電路中,時(shí)鐘信號(hào)的相位調(diào)制會(huì)使恢復(fù)出的采樣信號(hào)惡化,這在傳輸編碼的寬帶信號(hào)時(shí)會(huì)造成問(wèn)題。

          本文引用地址:http://cafeforensic.com/article/201612/333615.htm

            信號(hào)完整性

            隨著速度的增長(zhǎng),今天的高速I/O設(shè)計(jì)正在更富挑戰(zhàn)性。標(biāo)準(zhǔn)要求在物理層有10–12的誤碼率。隨著UI(單元間隙)越來(lái)越小,要維持它并提供足夠的裕度就越來(lái)越困難。其內(nèi)在含義就是,器件級(jí)的抖動(dòng)必須繼續(xù)縮減。

            過(guò)去8年多以來(lái),隨著晶體管價(jià)格的下跌,通信行業(yè)選擇將自己的資金投在硅片上去實(shí)現(xiàn)更高的速度,而不是投于構(gòu)成通信信道的電纜或PCB(印刷電路板)材料。今天硅片完成的功能包括發(fā)射器端的預(yù)加強(qiáng)和FEC以及接收器端的自適應(yīng)均衡等,用于補(bǔ)償信道中的環(huán)境性變動(dòng)。另外,有些客戶希望將BER改善到10–15或10–17,這樣就可以放棄FEC等功能,從而有可能減少功耗

            改善裕度的一個(gè)方法是盡量減小發(fā)射器的抖動(dòng)。他說(shuō),抖動(dòng)的一個(gè)主要來(lái)源是產(chǎn)生時(shí)鐘信號(hào)的RO(環(huán)形振蕩器)PLL(鎖相環(huán))中使用的VCO。他認(rèn)為,ROPLL方案很有用,因?yàn)樗鼮榭蛻籼峁┝祟l率設(shè)定上的靈活性。但ROPLL受到其相位噪聲的限制,相位噪聲會(huì)轉(zhuǎn)換為隨機(jī)抖動(dòng)。為避免這種情況,Altera在其StratixIV器件上為其高性能PLL提供了一個(gè)基于LC的振蕩器,代替ROPLL,提供低得多的噪聲與抖動(dòng)。

            功率完整性

            Altera特性描述小組的經(jīng)理BozidarKrsnik稱:"除了應(yīng)對(duì)信號(hào)完整性的挑戰(zhàn)以外,我們還要把大量精力花在功率完整性問(wèn)題上??蛻粢蟾凸β?。通過(guò)可編程電源技術(shù)等創(chuàng)新,能夠在電源裕度縮減時(shí)分析和確定電源的性能和作用。"

            Krsn功率挑戰(zhàn)對(duì)FPGA尤其顯著,客戶可以在FPGA結(jié)構(gòu)中隨心所欲地做東西。他們可以構(gòu)建出一些極不尋常的最差情況,涉及到電源能級(jí)、時(shí)鐘頻率以及器件編程模式。

            測(cè)量

            許多測(cè)試工作都是由DanielChow負(fù)責(zé)的,他從2003年起就是Altera的高級(jí)技術(shù)人員。Chow帶領(lǐng)一個(gè)團(tuán)隊(duì),確定StratixIV的串行總線收發(fā)器的功率完整性和信號(hào)完整性,重點(diǎn)是抖動(dòng)的測(cè)量。

            為了確定高速串行收發(fā)器的特性,Altera工程師設(shè)計(jì)了七種類型的特性板(表1)。采用這些電路板,工程師能夠使用到FPGA的所有管腳,包括需要為器件各個(gè)子系統(tǒng)提供電源的電源腳。

          表1.用于StratixIV的特性板

            有些功能出現(xiàn)在不止一塊電路板上,尤其是功率完整性,因?yàn)楣β蕰?huì)影響到一個(gè)器件的方方面面。另外,如果Chow不信任某塊電路板測(cè)得的結(jié)果,他可以讓一名工程師用另一塊板作重復(fù)測(cè)試。

            一塊能做功率完整性的特性板為FPGA核心、I/O信號(hào)、PLL、差分時(shí)鐘和高速串行收發(fā)器提供一個(gè)PDN(功率分配網(wǎng)絡(luò))。圖1表示了一塊特性板,工程師用它確定功率完整性和收發(fā)器信號(hào)完整性。(此為表1中的1號(hào)板)。

          圖1.一塊StratixIV信號(hào)完整性特性板包含提供對(duì)FPGA高速I/O端口接入的SMA連接器

            圖2是測(cè)試I/O端口信號(hào)完整性和功率完整性的一個(gè)典型配置。信號(hào)發(fā)生器和示波器等測(cè)試儀器連接到StratixIV特性板上,提供激勵(lì)與測(cè)量功能。

          圖2.這是典型的測(cè)試設(shè)置,顯示了用于測(cè)試StratixIV上I/O端口信號(hào)完整性和功率完整性的儀器。特性板為工程師提供接入StratixIV及其收發(fā)器的方法。

            為什么一個(gè)特性板需要每個(gè)FPGA功能的獨(dú)立PDN輸入。根據(jù)客戶的應(yīng)用與需求,F(xiàn)PGA可能以最佳性能運(yùn)行,所有電源層都互相隔離,但這樣做并非總有經(jīng)濟(jì)可行性。我們必須向客戶推薦,F(xiàn)PGA哪些部分可以共享電源資源。希望了解電源資源的何種組合可以影響到信號(hào)完整性。

            工程師們?cè)谟肧tratixIV作設(shè)計(jì)時(shí)可能需要將電源與器件收發(fā)器緩沖和PLL隔離開(kāi)來(lái)。Chow指出:"如果電源上有太多動(dòng)作,就不能永遠(yuǎn)共享一個(gè)電源。電源結(jié)構(gòu)對(duì)客戶應(yīng)用和需求有很深的依賴;我們的工作是找到不同電源結(jié)構(gòu)之間的折衷。"

            Altera工程師還確定了StratixIV器件在更寬DC電壓范圍內(nèi)的特性,其范圍寬于公司對(duì)客戶的建議范圍。他們?cè)?.9V至1.4V電壓下測(cè)試收發(fā)器,而后公布的建議范圍為1.15V至1.25V,他們還對(duì)廣泛溫度范圍和各種半導(dǎo)體工藝角落測(cè)試了StratixIV.

            信號(hào)完整性在串行鏈路中很重要。Altera信號(hào)完整性特性板的制造采用了工程師們能找到的最精密PCB材料和SMA連接器。為什么要這么做?因?yàn)樗麄儽仨毐M可能減小走線和連接器可能增加的電壓損耗和抖動(dòng),這樣結(jié)果才能代表器件的固有特性。注意圖1中SMA至FPGA的距離變化。工程師們用最短走線的SMA連接器,在無(wú)電力線噪聲環(huán)境下測(cè)試收發(fā)器,盡可能減少了信號(hào)的退化問(wèn)題。

            在一個(gè)寧?kù)o無(wú)擾的環(huán)境下作測(cè)試,Altera工程師能了解到一個(gè)器件的最好性能水平,但提供的不是真實(shí)性能數(shù)據(jù)。客戶使用器件核心、邏輯和I/O部分的方式影響著收發(fā)器的性能,尤其是在高數(shù)據(jù)速率下。因此,Altera工程師們必須確定器件在各種工作配置下的性能。

            開(kāi)始時(shí),公司的特性描述工程師并沒(méi)有簡(jiǎn)單地去使用每個(gè)門(mén)和I/O腳。那是一種不切實(shí)際的方法,因?yàn)闆](méi)有客戶會(huì)用到一片F(xiàn)PGA中的每只晶體管。每個(gè)客戶使用FPGA的方法都不相同。所以,我們會(huì)從客戶獲得樣品設(shè)計(jì),了解他們使用我們器件的方式

            收發(fā)器運(yùn)行以后,工程師們就開(kāi)始檢查FPGA的I/O腳,同時(shí)查看其對(duì)PDN和信號(hào)完整性的影響。然后,他們接通核心與邏輯部分的電源,并檢查收發(fā)器的信號(hào)。工程師每接通器件一部分的電源,就檢查一次功率完整性,查看噪聲和電壓驟降情況,它們對(duì)PLL和信號(hào)抖動(dòng)都有很深刻的影響。

            Chow工作的核心就是研究抖動(dòng),以及確定其特性。他說(shuō):"十年前,我們不知道今天所理解的抖動(dòng)。我們不知道TJ(總抖動(dòng))、RJ(隨機(jī)抖動(dòng))、DJ(確定性抖動(dòng))、PJ(周期抖動(dòng))或ISI(符號(hào)間干擾)。隨著FibreChannel和XAUI的實(shí)用,我們開(kāi)始了解抖動(dòng)。MikePengLi第一個(gè)懂得,當(dāng)你規(guī)定BER時(shí),只有TJ起作用。"

            為了測(cè)量抖動(dòng),Chow和其它Altera的工程師采用了一系列儀器,如來(lái)自Agilent技術(shù)公司、LeCroy公司和Tektronix公司的實(shí)時(shí)示波器與采樣示波器。在實(shí)驗(yàn)室中,工程師還使用Agilent公司的頻譜分析儀和Agilent公司與SynthesysResearch公司的BERT(誤碼率測(cè)試儀)。

            他指出,示波器是在時(shí)域測(cè)量抖動(dòng),頻譜分析儀是在頻域,而B(niǎo)ERT使用數(shù)字域。Chow用頻譜分析儀查看PJ,因?yàn)檫@個(gè)抖動(dòng)分量包含有頻率,這種儀器可以很容易顯示它。他還喜歡用頻譜分析儀測(cè)量RJ,因?yàn)樗軠y(cè)量相位噪聲,并將結(jié)果轉(zhuǎn)換為RJ.頻譜分析儀還有低的噪聲背景,最低為-160dBm,Chow喜歡用它在一個(gè)特定帶寬下測(cè)量RJ.

            "RJ正在越變?cè)叫?,他說(shuō),并指出針對(duì)SFP和SFP+收發(fā)模塊的標(biāo)準(zhǔn)都規(guī)定了約800fs的噪聲。"對(duì)StratixIV器件,客戶一般可以預(yù)期RJ值在600fs和700fs之間。在實(shí)驗(yàn)室中,我們能夠測(cè)量低至400fs的RJ.很少有儀器能測(cè)量低于1ps的RJ.實(shí)時(shí)示波器才可以到這么低。"圖3顯示了一臺(tái)采樣示波器上的RJ和PJ,其中RJ=566fs.

          圖3.在10.3Gbps時(shí),StratixIV的一個(gè)串行I/O端口實(shí)現(xiàn)了566fs的RJ(隨機(jī)抖動(dòng))。感謝Altera公司供圖。

            Chow用一臺(tái)實(shí)時(shí)或采樣示波器測(cè)量DJ、RJ、PJ和ISI.他用一臺(tái)10–12BER的BERT測(cè)量TJ.如果所有抖動(dòng)測(cè)量都正確完成,各抖動(dòng)分量應(yīng)近似等于TJ.

            有些時(shí)候抖動(dòng)分量與TJ并不相符。這些矛盾性有時(shí)候來(lái)源于儀器,這就是為什么我們必須知道每臺(tái)儀器如何得到抖動(dòng)結(jié)果,包括硬件限制、軟件實(shí)現(xiàn)、算法和抖動(dòng)理論。這么做是因?yàn)槊颗_(tái)儀器都是看到大象的不同部位。當(dāng)抖動(dòng)分量不相符時(shí),Chow和他的團(tuán)隊(duì)會(huì)復(fù)核他們的測(cè)量過(guò)程,可能要用不同的示波器或時(shí)鐘恢復(fù)系統(tǒng)再作嘗試。

            Chow可能要更換示波器,再作測(cè)量,因?yàn)楫?dāng)數(shù)據(jù)速率增加到8Gbps、10Gbps和11.3Gbps時(shí),每種速率得到的結(jié)果都不相同。他表示,10年前也遇到過(guò)相同的問(wèn)題,但時(shí)至今日,示波器制造商已經(jīng)改進(jìn)了自己的儀器,在數(shù)據(jù)速率高達(dá)5Gbps時(shí),抖動(dòng)值的差別可以在10%內(nèi)(參考文獻(xiàn)2)。在更高數(shù)據(jù)速率下,Chow看到不同制造商之間的差別在增加。

            Chow提出了差別的原因:較小的UI,它產(chǎn)生較小的抖動(dòng)裕度,以及更快的上升與下降時(shí)間。Chow說(shuō):"儀器制造商不斷告誡我們?cè)跍y(cè)量中需要更多帶寬。有些廠家建議說(shuō)我們需要50GHz的采樣示波器模塊,根據(jù)經(jīng)驗(yàn)法則,我們需要五倍于數(shù)據(jù)速率的帶寬。"但Chow懷疑是否真正能在自己的示波器上看到一個(gè)10GHz信號(hào)。因?yàn)镻CB走線和連接器都會(huì)減緩一個(gè)信號(hào)的躍變時(shí)間。他指出:"并且設(shè)備還非常昂貴。我們的工作是發(fā)現(xiàn)要推動(dòng)的測(cè)量標(biāo)準(zhǔn),以及真正需要哪種設(shè)備。"

            盡管Altera擁有了最新的測(cè)試設(shè)備,但客戶一般卻不會(huì)有??蛻魰?huì)嘗試驗(yàn)證StratixIV的規(guī)格,但他們可能缺乏必要的設(shè)備。因此,Chow和他的工程師們必須培訓(xùn)現(xiàn)場(chǎng)應(yīng)用工程師,告訴他們?nèi)绾握_地完成測(cè)量。他曾收到現(xiàn)場(chǎng)報(bào)告,說(shuō)客戶用于測(cè)量StratixIV抖動(dòng)性能的示波器沒(méi)有足夠低的背景噪聲??蛻魰?huì)聲稱他們得不到與Altera一致的抖動(dòng)測(cè)量結(jié)果;現(xiàn)場(chǎng)工程師必須解釋說(shuō)這個(gè)問(wèn)題出在測(cè)試設(shè)備或測(cè)試設(shè)置,而不是器件上。

          參考文獻(xiàn):

          [1].PCBdatasheethttp://www.dzsc.com/datasheet/PCB_1201640.html.
          [2].SMAdatasheethttp://www.dzsc.com/datasheet/SMA_1054310.html.
          [3].SFPdatasheethttp://www.dzsc.com/datasheet/SFP_2043396.html.



          評(píng)論


          技術(shù)專區(qū)

          關(guān)閉