晶心AndesCore N820 增強(qiáng)型高能源效率小面積處理器
隨著物聯(lián)網(wǎng)(Internet of Thing)的應(yīng)用日趨智慧化及複雜化,對(duì)于處理器高效能的需求也日益提升。亞洲首家以原創(chuàng)性32位元微處理器IP與系統(tǒng)晶片設(shè)計(jì)平臺(tái)為主要產(chǎn)品的晶心科技(Andes),基于AndesCore? N8家族第一代處理器的成功,近期推出的家族第二代處理器N820。除保有第一代低功耗小面積的優(yōu)點(diǎn)外,N820在執(zhí)行效能與程式碼大小上都有更佳的表現(xiàn)。N820涵蓋第一代產(chǎn)品的應(yīng)用領(lǐng)域,如觸控螢?zāi)豢刂破?、醫(yī)療裝置、電腦週邊、白色家電及手持式裝置等,同時(shí)還可進(jìn)一步應(yīng)用在高階感測(cè)器中樞(Sensor Hub)、智慧電表、無線傳輸及工業(yè)控制等領(lǐng)域。
本文引用地址:http://cafeforensic.com/article/201702/344026.htm晶心AndesCore? N820處理器具有1.82 DMIPS/MHz的高效能,在90nm LP製程呈現(xiàn)11.4 uW/MHz低動(dòng)態(tài)功耗(Dynamic Power),達(dá)到121DMIPS/mW的能源效率(Power Efficiency),是業(yè)界領(lǐng)先廠商同級(jí)產(chǎn)品的2.5倍。在28HPM的先進(jìn)製程動(dòng)態(tài)功耗則只有3.1uW/MHz。此優(yōu)越的性能可以充分支援需要低功耗和高效能的各項(xiàng)應(yīng)用。晶心AndesCore? N820處理器使用AndeStar? V3m+指令集架構(gòu),并且結(jié)合多種突破性的技術(shù),可以令晶片供應(yīng)商達(dá)到最佳的系統(tǒng)效能,最小的程式碼(Code Size),和最小的能量消耗(Power Consumption)。 除此之外,N820的電源管理指令及提供業(yè)界普遍使用的AHB-lite或APB匯流排讓客戶可以在最短的時(shí)間直接無接軌的提升下一代的晶片效能。除此之外,N820提供區(qū)域記憶體(Local memory)的配置,可以提升存取指令及資料的效率。針對(duì)SoC常用非揮發(fā)性但速度較慢功耗較高的Flash記憶體,N820的指令區(qū)域記憶體介面可連接選購(gòu)的FlashFetch IP,以caching及prefetching技術(shù)大幅提高Flash指令存取的效率以及降低整體的功耗。而其SPI Flash控制器支援Execute-in-Place的功能,可以讓CPU直接執(zhí)行位于外部的Flash的程式碼。
晶心科技技術(shù)長(zhǎng)兼研發(fā)副總經(jīng)理 蘇泓萌博士表示,相對(duì)于第一代N8家族的V3m架構(gòu),第二代的N820具有來自新的V3m +架構(gòu)的先進(jìn)代碼壓縮技術(shù),程式代碼大小平均減少10%,可幫客戶降低SoC成本。N820實(shí)現(xiàn)3R2W寄存器端口,分支預(yù)測(cè)(Branch prediction)和返回位址堆疊(Return address stack)的選項(xiàng),從而在基準(zhǔn)效能上提高15%。除16MB的系統(tǒng)定址空間外,N820增加可應(yīng)用在較大系統(tǒng)環(huán)境的4GB選項(xiàng),并加入可提高程式可靠度的堆疊溢出及不足(Stack overflow/underflow)的硬體預(yù)警機(jī)制。整體而言,N820的效能提升開拓新的應(yīng)用,雖然其總效能稍低于N9家族,但卻有1.5倍的最佳能源效率(Power Efficiency) ,基本配置(Base configuration)的面積則僅有N9的25%。因此N820在SoC的成本上更有競(jìng)爭(zhēng)力。
評(píng)論