聯(lián)電與新思科技拓展合作 加速14納米制程定制化設(shè)計
日前,才宣布14納米制程進入客戶芯片量產(chǎn)階段的晶圓代工廠聯(lián)電,14日再與新思科技(Synopsys)共同宣布,雙方將拓展合作關(guān)系,將Synopsys的Custom Compiler和Laker定制化設(shè)計工具,應(yīng)用于聯(lián)電的14納米FinFET制程上,用以縮短定制化的設(shè)計工作。
本文引用地址:http://cafeforensic.com/article/201703/345278.htm聯(lián)電表示,雙方的此項合作,是為了建立和驗證,用于聯(lián)電14納米制程的業(yè)界標準iPDK,并全面支持Custom Compiler,以提供視覺輔助方案于布局流程。就由此突破性的功能,可縮短客戶于布局和連接FinFET元件所需的時程。另外,Custom Compiler的解決方案整合了Synopsys的電路模擬、物理驗證和數(shù)位實作工具,為聯(lián)電14納米制程的客戶提供完整的定制化設(shè)計解決方案。
聯(lián)電硅智財研發(fā)暨設(shè)計支援處林子惠處長表示,聯(lián)電與Synopsys的長期合作,已為客戶打造許多iPDK。此次推出的14納米制成的iPDK,是讓客戶的布局設(shè)計人員,以及聯(lián)電的內(nèi)部團隊在使用Synopsys的定制化設(shè)計工具后,可提升電路布局于FinFET的生產(chǎn)力,幫助客戶在14納米技術(shù)量產(chǎn)上,簡化設(shè)計過程。
Synopsys產(chǎn)品銷售副總Bijan Kiani則表示,目前FinFET制程技術(shù)在客戶的受歡迎程度日益提高。而FinFET的電路布局則可能是一項挑戰(zhàn)。此次,Synopsys與聯(lián)電合作,為14納米制程啟用Custom Compiler,客戶可使用Custom Compiler的視覺輔助方案來提升FinFET布局的生產(chǎn)力。
據(jù)了解,針對Synopsys Laker和Custom Compiler定制化設(shè)計工具于14納米及其他制程的iPDK,可依聯(lián)電的要求提供。另外,Custom Compiler與Synopsys的電路模擬、實體驗證、以及數(shù)位實作等工具整合,可提供全面性的定制化設(shè)計解決方案。其中,Custom Compiler讓FinFET設(shè)計的完成時間從數(shù)天縮短至數(shù)小時。其自動化視覺輔助設(shè)計流程,利用布局設(shè)計人員所熟悉的圖像使用模型,以減少編寫復(fù)雜程式碼及限制條件。至于,借由Custom Compiler,則可無需進行額外設(shè)定,便能自動執(zhí)行例行性及重復(fù)性的任務(wù)。
評論