Verilog門電平模型化
下面講述 Verilog HDL為門級電路建模的能力,包括可以使用的內(nèi)置基本門和如何使用它們來進行硬件描述。
1 內(nèi)置基本門
Verilog HDL中提供下列內(nèi)置基本門:
1) 多輸入門:
and, nand,or, nor,xor,xnor
2) 多輸出門:
buf, not
3) 三態(tài)門:
bufif0, bufif1, notif0,notif1
4) 上拉、下拉電阻:
pullup, pulldown
5) MOS開關:
cmos, nmos, pmos, rcmos, rnmos, rpmos
6) 雙向開關:
tran,tranif0, tranif1, rtran, rtranif0, rtranif1
門級邏輯設計描述中可使用具體的門實例語句。下面是簡單的門實例語句的格式。
gate_type[instance_name] (term1, term2, . . . ,termN);
注意,instance_name是可選的;gate_type為前面列出的某種門類型。各term用于表示與門的輸入/輸出端口相連的線網(wǎng)或寄存器。
同一門類型的多個實例能夠在一個結構形式中定義。語法如下:
gate_type
[instance_name1] (term11, term12, . . .,term1N),
[instance_name2] (term21, term22, . . .,term2N),
. . .
[instance_nameM] (termM1, termM2, . . .,termMN);
2 多輸入門
內(nèi)置的多輸入門如下:
and nand nor or xor xnor
這些邏輯門只有單個輸出,1個或多個輸入。多輸入門實例語句的語法如下:
multiple_input_gate_type
[instance_name] (OutputA, Input1, Input2, . . .,InputN);
第一個端口是輸出,其它端口是輸入。
下面是幾個具體實例。
and A1(Out1, In1, In2);
and RBX (Sty, Rib, Bro, Qit, Fix);
xor (Bar, Bud[0],Bud[1], Bud[2]),
(Car, Cut[0], Cut[1]),
(Sar, Sut[2], Sut[1], Sut[0], Sut[3]);
第一個門實例語句是單元名為A1、輸出為Out1、并帶有兩個輸入In1和In2的兩輸入與門。第二個門實例語句是四輸入與門,單元名為RBX,輸出為Sty,4個輸入為Rib、Bro、Qit和Fix。第三個門實例語句是異或門的具體實例,沒有單元名。它的輸出是Bar,三個輸入分別為Bud[0]、Bud[1]和Bud[2]。同時,這一個實例語句中還有兩個相同類型的單元。
3 多輸出門
多輸出門有:
buf not
這些門都只有單個輸入,一個或多個輸出。這些門的實例語句的基本語法如下:
multiple_output_gate_type
[instance_name] (Out1, Out2, . . . OutN ,InputA);
最后的端口是輸入端口,其余的所有端口為輸出端口。
例如:
buf B1 (Fan [0],F(xiàn)an [1],F(xiàn)an [2],F(xiàn)an [3],Clk);
not N1 (PhA,PhB,Ready);
在第一個門實例語句中,Clk是緩沖門的輸入。門B1有4個輸出:Fan[0]到Fan[3]。在第二個門實例語句中,Ready是非門的唯一輸入端口。門N1有兩個輸出:PhA和PhB。
4 三態(tài)門
三態(tài)門有:
bufif0 bufif1 notif0 notif1
這些門用于對三態(tài)驅動器建模。這些門有一個輸出、一個數(shù)據(jù)輸入和一個控制輸入。三態(tài)門實例語句的基本語法如下:
tristate_gate[instance_name] (OutputA, InputB,ControlC);
第一個端口OutputA是輸出端口,第二個端口InputB是數(shù)據(jù)輸入,ControlC是控制輸入。根據(jù)控制輸入,輸出可被驅動到高阻狀態(tài),即值z。對于bufif0,若通過控制輸入為1,則輸出為z;否則數(shù)據(jù)被傳輸至輸出端。對于bufif1,若控制輸入為0,則輸出為z。對于notif0,如果控制輸出為1,那么輸出為z;否則輸入數(shù)據(jù)值的非傳輸?shù)捷敵龆恕τ趎otif1,若控制輸入為0;則輸出為z。
例如:
bufif1 BF1 (Dbus,MemData,Strobe);
notif0 NT2 (Addr, Abus, Probe);
當Strobe為0時,bufif1門BF1驅動輸出Dbus為高阻;否則MemData被傳輸至Dbus。在第2個實例語句中,當Probe為1時,Addr為高阻;否則Abus的非傳輸?shù)紸ddr。
5 上拉、下拉電阻
上拉、下拉電阻有:
pullup pulldown
這類門設備沒有輸入只有輸出。上拉電阻將輸出置為1。下拉電阻將輸出置為0。門實例語句形式如下:
pull_gate[instance_name] (OutputA);
門實例的端口表只包含1個輸出。例如:
pullup PUP (Pwr);
此上拉電阻實例名為PUP,輸出Pwr置為高電平1。
6 MOS開關
MOS開關有:
cmos pmos nmos rcmos rpmos rnmos
這類門用來為單向開關建模。即數(shù)據(jù)從輸入流向輸出,并且可以通過設置合適的控制輸入關閉數(shù)據(jù)流。
pmos(p類型MOS管)、nmos(n類型MOS管),rnmos(r代表電阻)和rpmos開關有一個輸出、一個輸入和一個控制輸入。實例的基本語法如下:
gate_type[instance_name] (OutputA, InputB, ControlC);
第一個端口為輸出,第二個端口是輸入,第三個端口是控制輸入端。如果nmos和rnmos開關的控制輸入為0,pmos和rpmos開關的控制為1,那么開關關閉,即輸出為z;如果控制是1,輸入數(shù)據(jù)傳輸至輸出;如圖5-5所示。與nmos和pmos相比,rnmos和rpmos在輸入引線和輸出引線之間存在高阻抗(電阻)。因此當數(shù)據(jù)從輸入傳輸至輸出時,對于rpmos和rmos,存在數(shù)據(jù)信號強度衰減。信號強度將在第10章進行講解。
例如:
pmos P1 (BigBus, SmallBus, GateControl);
rnmos RN1 (ControlBit, ReadyBit, Hold);
第一個實例為一個實例名為P1 的pmos開關。開關的輸入為SmallBus,輸出為BigBus,控制信號為GateControl。
這兩個開關實例語句的語法形式如下:
(r)cmos [instance_name]
(OutputA, InputB, Ncontrol, PControl);
第一個端口為輸出端口,第二個端口為輸入端口,第三個端口為n通道控制輸入,第四個端口為是P通道控制輸入。cmos(rcmos)開關行為與帶有公共輸入、輸出的pmos(rpmos)和nmos(rnmos)開關組合十分相似。
7 雙向開關
雙向開關有:
tran rtran tranif0 rtranif0 tranif1 rtranif1
這些開關是雙向的,即數(shù)據(jù)可以雙向流動,并且當數(shù)據(jù)在開關中傳播時沒有延時。后4個開關能夠通過設置合適的控制信號來關閉。tran和rtran開關不能被關閉。
tran或rtran(tran 的高阻態(tài)版本)開關實例語句的語法如下:
(r)tran [instance_name] (SignalA, SignalB );
端口表只有兩個端口,并且無條件地雙向流動,即從SignalA向SignalB,反之亦然。
其它雙向開關的實例語句的語法如下:
gate_type[instance_name] (SignalA, SignalB, ControlC);
前兩個端口是雙向端口,即數(shù)據(jù)從SignalA流向SignalB,反之亦然。第三個端口是控制信號。如果對tranif0和tranif0,ControlC是1;對tranif1和rtranif1,Controlc是0;那么禁止雙向數(shù)據(jù)流動。對于rtran、rtranif0和rtranif1,當信號通過開關傳輸時,信號強度減弱。
8 門時延
可以使用門時延定義門從任何輸入到其輸出的信號傳輸時延。門時延可以在門自身實例語句中定義。帶有時延定義的門實例語句的語法如下:
gate_type [delay][instance_name](terminal_list);
時延規(guī)定了門時延,即從門的任意輸入到輸出的傳輸時延。當沒有強調(diào)門時延時,缺省的時延值為0。
門時延由三類時延值組成:
1) 上升時延
2) 下降時延
3) 截止時延
門時延定義可以包含0個、1個、2個或3個時延值。下表為不同個數(shù)時延值說明條件下,各種具體的時延取值情形。
無時延 1個時延(d) 2個時延(d1, d2) 3個時延 (dA, dB, dC)
上升 0 d d1 dA
下降 0 d d2 dB
to_x 0 d min① (d1, d2) min (dA, dB, dC)
截止 0 d min (d1, d2) dC
① min 是minimum 的縮寫詞。
注意轉換到x的時延(to_x)不但被顯式地定義,還可以通過其它定義的值決定。
下面是一些具體實例。注意Verilog HDL模型中的所有時延都以單位時間表示。單位時間與實際時間的關聯(lián)可以通過`timescale編譯器指令實現(xiàn)。在下面的實例中,
not N1 (Qbar, Q);
因為沒有定義時延,門時延為0。下面的門實例中,
nand #6 (Out, In1, In2);
所有時延均為6,即上升時延和下降時延都是6。因為輸出決不會是高阻態(tài),截止時延不適用于與非門。轉換到x的時延也是6。
and #(3,5) (Out, In1, In2, In3);
在這個實例中,上升時延被定義為3,下降時延為5,轉換到x的時延是3和5中間的最小值,即3。在下面的實例中,
notif1 #(2,8,6) (Dout, Din1, Din2);
上升時延為2,下降時延為8,截止時延為6,轉換到x的時延是2、8和6中的最小值,即2。
對多輸入門(例如與門和非門)和多輸出門(緩沖門和非門)總共只能夠定義2個時延(因為輸出決不會是z)。三態(tài)門共有3個時延,并且上拉、下拉電阻實例門不能有任何時延。
min:typ:max時延形式
門延遲也可采用min:typ:max形式定義。形式如下:
minimum: typical: maximum
最小值、典型值和最大值必須是常數(shù)表達式。下面是在實例中使用這種形式的實例。
nand #(2:3:4, 5:6:7) (Pout, Pin1, Pin2);
選擇使用哪種時延通常作為模擬運行中的一個選項。例如,如果執(zhí)行最大時延模擬,與非門單元使用上升時延4和下降時延7。
程序塊也能夠定義門時延。
9 實例數(shù)組
當需要重復性的實例時,在實例描述語句中能夠有選擇地定義范圍說明(范圍說明也能夠在模塊實例語句中使用)。這種情況的門描述語句的語法如下:
gate_type [delay]instance_name [leftbound:rightbound]
(list_of_terminal_names);
leftbound和rightbound值是任意的兩個常量表達式。左界不必大于右界,并且左、右界兩者都不必限定為0。示例如下。
wire [3:0] Out, InA, InB;
. . .
nand Gang [3:0] (Out, InA, InB);
帶有范圍說明的實例語句與下述語句等價:
nand
Gang3 (Out[3], InA[3], InB[3]),
Gang2 (Out[2], InA[2], InB[2]),
Gang1 (Out[1], InA[1], InB[1]),
Gang0 (Out[0], InA[0], InB[0]);
注意定義實例數(shù)組時,實例名稱是不可選的。
10 隱式線網(wǎng)
如果在Verilog HDL模型中一個線網(wǎng)沒有被特別說明,那么它被缺省聲明為1位線網(wǎng)。但是
`default_nettype編譯指令能夠用于取代缺省線網(wǎng)類型。編譯指令格式如下:
`default_nettype net_type
例如:
`default_nettype wand
根據(jù)此編譯指令,所有后續(xù)未說明的線網(wǎng)都是wand類型。
`default_nettype編譯指令在模塊定義外出現(xiàn),并且在下一個相同編譯指令或`resetall編譯指令出現(xiàn)前一直有效。
11 簡單示例
下面是4-1多路選擇電路的門級描述。注意因為實例名是可選的(除用于實例數(shù)組情況外),在門實例語句中沒有指定實例名。
module MUX4x1 (Z,D0,D1,D2,D3,S0,S1);
output Z;
input D0,D1,D2,D3,S0,S1;
and (T0,D0,S0bar,S1bar),
(T1,D1,S0bar,S1),
(T2,D2,S0,S1bar),
(T3,D3,S0,S1),
not (S0bar,S0),
(S1bar,S1);
or (Z,T0,T1,T2,T3,);
endmodule
如果或門實例由下列的實例代替呢?
or Z (Z,T0,T1,T2,T3); //非法的Verilog HDL表達式。
注意實例名還是Z,并且連接到實例輸出的線網(wǎng)也是Z。這種情況在Verilog HDL中是不允許的。在同一模塊中,實例名不能與線網(wǎng)名相同。
12 2-4解碼器舉例
2-4解碼器電路的門級描述如下:
module DEC2×4 (A,B,Enable,Z);
input A,B,Enable;
output [0:3] Z;
wire Abar, Bbar;
not # (1,2)
V0 (Abar,A),
V1(Bbar, B);
nand # (4,3)
N0 (Z[3], Enable, A,B),
N1 (Z[0], Enable, Abar,Bbar),
N2 (Z[1], Enable, Abar,B),
N3 (Z[2], Enable, A,Bbar),
endmodule
13 主從觸發(fā)器舉例
主從D觸發(fā)器的門級描述如下:
module MSDFF (D,C,Q,Qbar);
input D,C;
output Q,Qbar;
not
NT1 (NotD,D),
NT2 (NotC,C),
NT3 (NotY,Y);
nand
ND1 (D1,D,C),
ND2 (D2,C,NotD),
ND3 (Y,D1,Ybar),
ND4 (Ybar,Y,D2),
ND5 (Y1,Y,NotC),
ND6 (Y2,NotY,NotC),
ND7 (Q,Qbar,Y1),
ND8 (Qbar,Y2,Q);
endmodule
14 奇偶電路
9位奇偶發(fā)生器門級模型描述如下:
module Parity_9_Bit (D, Even,Odd);
input [0:8] D;
output Even, Odd;
xor # (5,4)
XE0 (E0,D[0],D[1]),
XE1 (E1,D[2],D[3]),
XE2 (E2,D[4],D[5]),
XE3 (E3,D[6],D[7]),
XF0 (F0,E0,E1),
XF1 (F1,E2,E3),
XH0 (H0,F0,F1),
XEVEN (Even, D[8], H0);
not #2
XODD (Odd, Even);
endmodule
評論