在電路設(shè)計(jì)中如何減少電路板上串?dāng)_的設(shè)計(jì)原則
隨著電路板上走線密度越來(lái)越高,信號(hào)串?dāng)_總是一個(gè)難以忽略的問(wèn)題。因?yàn)椴粌H僅會(huì)影響電路的正常工作,還會(huì)增加電路板上的電磁干擾。
本文引用地址:http://cafeforensic.com/article/201710/365385.htm在電路板上的一些高頻信號(hào)會(huì)串?dāng)_到MCU電路或者M(jìn)CU的I/O接口電路,形成共模電壓,眾所周知,共模電壓在電路設(shè)計(jì)時(shí)是最讓人討厭的玩意兒,因此,設(shè)計(jì)電路板時(shí)要避免各種可能造成電路工作不正常的共模電壓的串?dāng)_。
減小電路板上串?dāng)_的設(shè)計(jì)原則簡(jiǎn)單歸類
1,通過(guò)合理布局使各個(gè)元器件之間的連線盡量短。
2,由于串?dāng)_程度和施加干擾信號(hào)的頻率成正比,因此要使高頻信號(hào)線遠(yuǎn)離敏感信號(hào)線。
3,施加干擾信號(hào)線與受到干擾信號(hào)線不僅要遠(yuǎn)離,最好要用地線隔離,并且避免相互平行走線。
4,在多層PCB板中,施加干擾信號(hào)線與受到干擾信號(hào)線或敏感信號(hào)走線要用地線隔離或相隔地層。
5,在多層PCB板中,施加干擾信號(hào)線與受到干擾信號(hào)線分別在地線或地層的相對(duì)兩面,也就是隔層。
6,盡量使用輸入阻抗較低的敏感電路,必要時(shí)可以使用旁路電容降低敏感電路的輸入阻抗。
最后注意的是,在布線時(shí),地線對(duì)于抑制信號(hào)串?dāng)_的作用是非常明顯的,在干擾線和受干擾線直接布地線,可以將串?dāng)_降低10db左右。
著名的3W布線規(guī)則
在抑制電路板走線信號(hào)串?dāng)_方面,有一個(gè)非常有名的3W布線規(guī)則(其中W就是布線寬度),它的內(nèi)容是:對(duì)于寬度是3W的信號(hào)線,如果其他走線的中心和它的中心之間的距離大于3W,就能避免信號(hào)之間的串?dāng)_。如下圖所示。
根據(jù)這個(gè)規(guī)則,3W范圍內(nèi)包含了信號(hào)電流產(chǎn)生的75%的磁通量,只要相鄰的導(dǎo)線在這個(gè)范圍之外,信號(hào)之間的串?dāng)_就不會(huì)很嚴(yán)重,值得注意的是,信號(hào)電流產(chǎn)生的磁通量的98%包含在10W范圍內(nèi)。
評(píng)論