3D封裝技術英特爾有何獨到之處
一說到2D或者3D,總是讓人想到視覺領域中的效果,然而在半導體領域,3D技術帶來的革命更嘆為觀止,早些年的FinFET和3D NAND只是個開始。從去年12月初英特爾公布新架構路線,到1月初CES 2019上拿出M.2 SSD大小的整臺電腦,這樣的速度,你不得不更上!
本文引用地址:http://cafeforensic.com/article/201901/397133.htm到底是什么決定著產品質的飛越,銷量徘徊不前的PC到底路在何方?英特爾在此次CES上給了大家答案和思考。
“早”在2011年年中,英特爾推出了向空間要性能的Tri-Gate 3D晶體管技術,成為LSI取代電子管之后,半導體制程革命的新標志。該技術就是今天已經(jīng)廣為各大半導體廠商所采用的FinFET。
從2013年開始,多家主流的Flash廠商開始陸續(xù)推出3D NAND產品,最早推出該類產品的三星稱之為V-NAND。與該技術普及相伴的是MLC向高堆疊TLC的技術演進,SSD進入尋常百姓家。
在這股浪潮中,英特爾/美光并不是十分積極,直到2015年才少量推出了使用相對獨特的浮柵技術的3D NAND產品。真正的大招是他們同時宣布,2017年初正式推出成品的3D XPoint技術,英特爾稱之為Optane(傲騰),比單純的3D NAND只講求容量增加,更多了一重性能(速度、延遲、壽命)的大幅提升。
可以說,半導體業(yè)界近年來每次大的技術飛越,都與3D化——從平面向空間要增長密不可分。而其中,英特爾的角色都是那么的微妙和關鍵。
剛剛公布就接近產品化的3D封裝技術Foveros,將用多么“了不起(Foveros希臘語含義)”的成就改變半導體產業(yè)呢?
制程制程,制程是什么?無論是英特爾推演在的14nm、剛剛宣布2019年進入的,還是TSMC于去年下半年開始量產7nm,簡單的描述是線寬,是晶片組成的半導體里弄中的道路寬度。路窄不是問題,關鍵是一方面要能保證車輛正常通行,另一方面還要防止路兩側房間不會隔路“相望”。英特爾不斷的14nm制程優(yōu)化過程,就是路不變窄的情況下,盡可能蓋上更多的房間、住下更多的晶體管。同理,7nm的馬路雖窄,但若不能很好地隔離不同“房間”間的干擾,房間的實際面積或距離,并不能隨同制程改進而縮小,也就是晶體管密度沒有增加,一切都等于白搭。
雖然FinFET技術已經(jīng)完全普及,但是由于大多數(shù)CPU或SoC內部結構復雜、同時具有電氣性能差異巨大的眾多功能模塊,F(xiàn)inFET技術只能實現(xiàn)單個晶體管,或者說柵極的空間布局,晶體管本身無法實現(xiàn)多層堆疊,即3D化。在這種情況下,CPU和SoC只能基于單片晶圓生產,同等制程情況下,對應DIE的面積反映出晶體管的數(shù)量,間接地呈現(xiàn)芯片性能。這也是摩爾定律已死的理論根源。
3D封裝技術,在這里起到了革命性的作用,下面的故事有點像立體種植,把從面積要的產能改為向空間要。
評論