色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          跳頻控制器的工作原理

          作者: 時(shí)間:2012-09-29 來(lái)源:網(wǎng)絡(luò) 收藏

          本內(nèi)容介紹了,詳細(xì)說(shuō)明了發(fā)送通路及接收同路的

            首先介紹發(fā)送通路的

            (1)數(shù)字化的發(fā)送信號(hào)加到FC的串入并出寄存器,F(xiàn)C把發(fā)送數(shù)據(jù)組織為16bit一組。當(dāng)二個(gè)數(shù)據(jù)字節(jié)準(zhǔn)備好時(shí),F(xiàn)C對(duì)CPU發(fā)信號(hào),CPU讀取兩個(gè)字節(jié),并把它們存入作為FIFO寄存器的RAM部分。FIFO的工作起點(diǎn)與周期(用信號(hào)HOP表示)的起點(diǎn)同步。

            (2)FC還包括一個(gè)8bit并入串出寄存器。送到收發(fā)信機(jī)模塊去的數(shù)據(jù)從該寄存器取出。在發(fā)送同步序列期間和頻率變換期間,從FC的串入并出寄存器來(lái)的數(shù)據(jù)積累在作為FIFO的RAM部分中。

            (3)以信號(hào)FOUT-STOPPED(頻率為18.3kHz)為時(shí)鐘將FC的并入串出寄存器的數(shù)據(jù)字節(jié)移出。移出的速率(18.3kHz)高于數(shù)據(jù)裝入FC的速率(16kHz),這兩個(gè)數(shù)據(jù)速率之差允許CPU把同步數(shù)據(jù)插入發(fā)送數(shù)據(jù)流中,并在頻率變換期間停止發(fā)送數(shù)據(jù)。

            (4)由FC移出的數(shù)據(jù)送到射頻音頻接口RAI模塊。RAI對(duì)發(fā)送信號(hào)濾波并把得到的信號(hào)TXBBR加到收發(fā)信機(jī)模塊系統(tǒng)連接器。

            下面再敘述跳頻控制器接收通路的工作原理。

            (1)RAI把接收信號(hào)RXBBR通到位同步器BIS、相關(guān)器COR,并經(jīng)線性均衡器加到FC。

            (2)COR將接收的數(shù)據(jù)和CPU提供的基準(zhǔn)序列進(jìn)行逐bit的比較,當(dāng)一致bit數(shù)大于CPU提供的門(mén)限時(shí),COR給出相關(guān)脈沖。

            (3)正相關(guān)脈沖和負(fù)相關(guān)脈沖加到位于RC模塊的SYTD微電子模塊。SYTD監(jiān)視正相關(guān)脈沖,以便檢測(cè)同步序列。當(dāng)檢測(cè)到同步序列時(shí),SYTD產(chǎn)生信號(hào)S4。S4的出現(xiàn)受一窗口信號(hào)W2的控制。

            (4)bit同步器BIS使跳頻控制器的接收時(shí)鐘FOUT與接收數(shù)據(jù)的實(shí)際時(shí)鐘速率同步。在收發(fā)信機(jī)模塊的4ms換頻間隔期間和接收同步數(shù)據(jù)時(shí),一窗口信號(hào)W1堵塞FOUT信號(hào)。

            (5)FC把接收數(shù)據(jù)送到FIFO寄存器,然后從FIFO寄存器送到RAI或DM。接收方式時(shí)FC的工作方式和發(fā)送方式時(shí)的相反,即,數(shù)據(jù)以18.3kHz速率注入控制器,并以16kHz速率從控制器讀出。

            (6)出現(xiàn)在FC輸出端的串序數(shù)據(jù)加到DM。DM把數(shù)據(jù)變換成模擬信號(hào),并送絉AI。



          關(guān)鍵詞: 跳頻 控制器 工作原理

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉