色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于OrCAD/PSpice9的電路優(yōu)化設計

          基于OrCAD/PSpice9的電路優(yōu)化設計

          作者: 時間:2010-04-07 來源:網絡 收藏

            在優(yōu)化窗口中選擇執(zhí)行Tune/Auto/Start子命令,即可開始優(yōu)化過程。優(yōu)化結束后,優(yōu)化窗口中給出最終優(yōu)化結果如圖3所示。

            系統(tǒng)共進行了三次迭代,自動調用了9次電路模擬程序。當3個待調整的元器件參數分別取aG=0.476062;aFc=0.457928;aBW=0.702911時,可以使3個設計指標達到G=10.3499,Fc=9.98953,BW=1.00777。

            可見,對電路進行優(yōu)化設計后,電路指標均能滿足設計要求。另外,完成優(yōu)化設計后,還可以從不同角度顯示和分析優(yōu)化結果。

            三. 結束語

            需要強調的是,Pspice Optimizer的自動化設計程度也是相對的,如果所設計的電路距離它的基本功能還相差甚遠的話,用Pspice Optimizer來進行優(yōu)化設計是很難達到理想效果的。同時它不能創(chuàng)建電路,不能對電路中的敏感元素進行優(yōu)化設計。

            從上面的例子可以看出,當電路的功能已經大致完成,但仍需要對一些指標進行優(yōu)化,這時調用Pspice Optimizer來完成這一優(yōu)化過程是相當方便的。如果用戶能夠觀察出具體是什么因素影響了電路的某項性能,從而知道調節(jié)哪些參數可使該性能更加理想;那么,應用Pspice Optimizer對該電路進行調整也是完全合適的。


          上一頁 1 2 3 4 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉