色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 賽靈思三十周年專題 > Xilinx豐富FEC IP核鼎助網(wǎng)絡(luò)運(yùn)營商降低運(yùn)營和資本支出

          Xilinx豐富FEC IP核鼎助網(wǎng)絡(luò)運(yùn)營商降低運(yùn)營和資本支出

          作者: 時(shí)間:2014-04-10 來源:電子產(chǎn)品世界 收藏

             All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(, Inc. (NASDAQ:XLNX) )在摩納哥格里馬爾迪會(huì)議中心舉行的 2012 年 WDM 和下一代光網(wǎng)絡(luò)大會(huì)上宣布推出前向糾錯(cuò) () IP 核的延伸系列。該系列產(chǎn)品包括 G、e 和高增益 FEC(xFEC)解決方案,用于控制信號(hào)傳輸錯(cuò)誤,延長傳輸距離,同時(shí)減少路線上再生器數(shù)量,從而有助于降低網(wǎng)絡(luò)運(yùn)營商的運(yùn)營支出和資本支出。

          本文引用地址:http://cafeforensic.com/article/236333.htm

            賽靈思設(shè)計(jì)的 FEC IP 核采用常見接口,可加速產(chǎn)品開發(fā),盡可能縮短系統(tǒng)級(jí)集成時(shí)間,最大化設(shè)計(jì)重復(fù)利用率,同時(shí)縮短產(chǎn)品上市時(shí)間。超小型高性能 FEC 核包括針對(duì) 2.5G、10G、40G、100G 應(yīng)用的 GFEC IP 核、傳統(tǒng) 10G eFEC 以及針對(duì) 100G 應(yīng)用的賽靈思擴(kuò)展 FEC (xFEC) IP核,這些產(chǎn)品專門針對(duì)賽靈思  進(jìn)行了優(yōu)化,相對(duì)于非賽靈思 IP 核而言可減少芯片占用面積,使其成為目前最小型的 FEC 核。賽靈思還在努力為前沿應(yīng)用推出 400G GFEC,預(yù)計(jì)將于 2013 年第二季度開始供貨。結(jié)合部分重配置技術(shù),這些針對(duì)賽靈思  優(yōu)化的 IP 核使客戶能夠在多種接口上運(yùn)用多種 FEC 標(biāo)準(zhǔn),同時(shí)還能節(jié)約產(chǎn)品成本,降低功耗,最大限度地提高網(wǎng)絡(luò)互操作性。

            賽靈思公司有線通信高級(jí)總監(jiān)Nick Possley 指出:“隨著帶寬需求的增加和錯(cuò)誤延遲容限的下降,系統(tǒng)設(shè)計(jì)人員正在尋求新的辦法來擴(kuò)展可用帶寬,提升傳輸質(zhì)量。為了解決上述難題,賽靈思推出了FEC IP 核的延伸系列xFEC,可滿足 2.5G、10G、40G、100G 和 400G 應(yīng)用需求,進(jìn)一步鞏固我們?cè)?nbsp;OTN 市場(chǎng)的領(lǐng)先地位。7 系列  產(chǎn)品的功耗和性能優(yōu)勢(shì)與 FEC 產(chǎn)品相結(jié)合,能夠幫助 OTN 應(yīng)用領(lǐng)域的客戶提高數(shù)據(jù)速率,增加帶寬,并降低系統(tǒng)成本。”

            FEC 技術(shù)的使用能夠?qū)崿F(xiàn)發(fā)送冗余信號(hào)的信號(hào)源(發(fā)射器)和識(shí)別無明顯錯(cuò)誤的數(shù)據(jù)的信號(hào)終點(diǎn)(接收器)之間的錯(cuò)誤控制。FEC可 用于所有 OTN系統(tǒng),其編碼增益可幫助用戶糾正在距離增加、信噪比下降情況下可能發(fā)生的錯(cuò)誤,同時(shí)保證遠(yuǎn)端接收器的錯(cuò)誤率不變,從而延長可發(fā)送信號(hào)的距離。

            不同的 FEC 方案提供不同的編碼增益。編碼增益越高,光學(xué)信號(hào)傳輸?shù)木嚯x就越長。舉例來說,賽靈思 100G 擴(kuò)展 FEC (xFEC) 提供了業(yè)界領(lǐng)先的OH為6.7%的 9.4dB NECG,且 OH 為 6.7%,能延長 100G 傳輸距離,同時(shí)降低 100G 傳輸功耗。

            FEC 的編碼增益可用于執(zhí)行多種功能,包括提升最大連接距離和/或連接數(shù)量,從而擴(kuò)大系統(tǒng)覆蓋范圍。它同時(shí)也有利于增加系統(tǒng)中密集波分布 (DWDM) 通道的數(shù)量(通道數(shù)通常受到所用放大器輸出功率的限制)。編碼增益還能降低單位通道功耗,增加通道數(shù)量,降低對(duì)給定鏈路上各組件參數(shù)的要求(如發(fā)射功率、眼圖波罩、消光比、噪聲洗漱、濾波器隔離等),節(jié)省組件成本。

            供貨情況和預(yù)訂信息

            賽靈思 OTU1、2、3 和 4(2.5G、10G、40G 和 100G)GFEC IP 核符合ITU G.709 標(biāo)準(zhǔn),現(xiàn)可立即供貨。100G 高增益 xFEC 將于 2012 年 12 月開始供貨。賽靈思還將根據(jù)客戶需求新增其它 EFEC 標(biāo)準(zhǔn)產(chǎn)品。

            賽靈思 FEC IP 核成本極具競爭力,只需單一項(xiàng)目許可證,無需重復(fù)繳納專利費(fèi)。要想獲得仿真和硬件的所有核心功能,應(yīng)購買FEC IP 核許可證。



          關(guān)鍵詞: Xilinx FPGA FEC

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉