cadence設(shè)計(jì)提高篇之團(tuán)隊(duì)合作
在高密度互聯(lián)技術(shù)中,PCB規(guī)模比較大,需要進(jìn)行團(tuán)隊(duì)合作,接下來(lái),給大家介紹一種合作開發(fā)的方法。
本文引用地址:http://cafeforensic.com/article/263539.htm如圖1,為我們需要合作的PCB板。
圖1
在圖1的中心部分,有一片比較大的FPGA芯片,如果想將該部分的布局、布線讓另外一個(gè)同事處理,自己集中精力把其他部分的搞定。那么該怎么辦呢?點(diǎn)擊place->Design Partition,然后點(diǎn)擊create partition,首先劃定一塊區(qū)域。劃定區(qū)域的方法有以下幾種:Add rectangle和Add shape。
劃定區(qū)域之后,點(diǎn)擊place->Design Partition,然后點(diǎn)擊workflow manager。如圖2所示。
圖2
這時(shí)出現(xiàn)圖3所示界面,PARTITION2,這個(gè)即是我們剛才設(shè)計(jì)的區(qū)域,當(dāng)然我們可以修改它的名字,也可以設(shè)定它的存儲(chǔ)路徑,在location這一欄中設(shè)置即可。我們看到status這一欄,為imported。
圖3
我們將這幾項(xiàng)全部勾上,點(diǎn)擊下面的export,即生成了兩個(gè)文件。我們看到status這一欄,已經(jīng)變?yōu)閑xported,如圖4所示。
圖4
我們看到此時(shí)的主文件不能對(duì)剛才那個(gè)區(qū)域進(jìn)行編輯修改了。同樣打開新生成的PARTITON2.dpf文件(注意,后綴改了,不是brd格式的了),打開之后,可以看到,除了剛才設(shè)定的區(qū)域,其他都變暗了,嘗試修改其他的區(qū)域,都不能編輯修改了。如圖5所示。
圖5
對(duì)這塊區(qū)域的布局、布線結(jié)束后,如果想將這幾部分合成的話,在主文件中,點(diǎn)擊place->Design Partition,然后點(diǎn)擊workflow manage,然后點(diǎn)擊import即可。
如果你的文件不能進(jìn)行我上面的操作過(guò)程,不要著急,點(diǎn)擊file->change editor,出現(xiàn)圖6下面的界面,注意,一定要在product option下面勾上team design。
圖6
希望這點(diǎn)小知識(shí)對(duì)你有所幫助,不忘忘了點(diǎn)贊哦,多多評(píng)論哦!
評(píng)論