色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 牛人業(yè)話 > 淺談PCB設(shè)計(jì)從淺到深設(shè)計(jì)

          淺談PCB設(shè)計(jì)從淺到深設(shè)計(jì)

          作者:machinnneee 時(shí)間:2014-10-16 來(lái)源:電子產(chǎn)品世界 收藏

            曾經(jīng)看到電腦主板的的時(shí)候,心里想能自己畫(huà)出來(lái)是多么棒的一件事情。后來(lái)接觸到protel99se就步入了畫(huà)板子的隊(duì)伍,之后等等。隨著畫(huà)板子的經(jīng)歷積累,發(fā)現(xiàn)需要注意的事項(xiàng)越來(lái)越多。一塊好的板子不是將連線連通就行,置于其中的故事,容我慢慢道來(lái)。

          本文引用地址:http://cafeforensic.com/article/263995.htm

            第一、大多數(shù)的設(shè)計(jì)師都是是精通電子元器件的工作原理,知道其相互影響,更明白構(gòu)成電路板輸入和輸出的各種數(shù)據(jù)傳輸標(biāo)準(zhǔn)。一個(gè)優(yōu)秀的電子產(chǎn)品不但需要有優(yōu)秀的原理圖,更需要PCB布局和走線的人,而后者對(duì)最終電路板的成敗起到至關(guān)重要的作用。但是,原理圖設(shè)計(jì)師對(duì)優(yōu)秀的版圖技術(shù)懂得越多,避免出現(xiàn)重大問(wèn)題的機(jī)會(huì)就越多。

            第二、噪聲問(wèn)題的處理。隨著設(shè)計(jì)PCB速度的提高,并發(fā)開(kāi)關(guān)噪聲、并發(fā)開(kāi)關(guān)輸出、振鈴、串?dāng)_地線反彈和電源噪聲等等也隨之出現(xiàn)。要解決這些問(wèn)題,還要對(duì)癥下藥:

            A、振鈴和串?dāng)_。對(duì)于關(guān)鍵信號(hào)線一定要注意串?dāng)_問(wèn)題,常用的就是運(yùn)用差分信號(hào),走線用差分對(duì)走線,這樣能從根本上消除感應(yīng)影響,有助于減小返回路徑中的感應(yīng)電流產(chǎn)生的“反彈”噪聲。

            B、注意阻抗匹配。我曾經(jīng)做過(guò)天線匹配電路,阻抗匹配起到至關(guān)重要的作用。現(xiàn)在100Ω特征阻抗已經(jīng)成為差分連接線的行業(yè)標(biāo)準(zhǔn)值。100Ω的差分線可以用兩根等長(zhǎng)的50Ω單端線制作。由于兩根走線彼此靠近,線間的場(chǎng)耦合將減小線的差模阻抗。為了保持100Ω的阻抗,走線的寬度必須減小一點(diǎn)。結(jié)果,100Ω差分線對(duì)中每根線的共模阻抗將比50歐略為高一點(diǎn)。如果實(shí)在不想這么折騰,在做PCB的時(shí)候,與生產(chǎn)廠家商定什么走線需要什么樣的阻抗。

            C、去耦和旁路電容的使用。一般情況下,去耦電容器有助于減小PCB的電源與地平面之間的電感,控制PCB上各處的信號(hào)和IC 的阻抗。旁路電容提供一個(gè)干凈的電源(提供一個(gè)電荷庫(kù))。通常我們?cè)诜奖鉖CB 布線的任何地方都應(yīng)布置去耦電容。對(duì)于電容的使用,應(yīng)該注意的一點(diǎn)就是,去耦電容的布線應(yīng)該盡可能的短。

            第三、布局問(wèn)題。我們都知道,PCB設(shè)計(jì)中最關(guān)鍵的連接設(shè)計(jì)最短和最直接的路徑,這樣可以用最簡(jiǎn)單的做法獲得最好的效果,這樣,何樂(lè)不為呢?

            第四、時(shí)鐘信號(hào)的處理。相信做PCB設(shè)計(jì)的都在經(jīng)受或者準(zhǔn)備經(jīng)受時(shí)鐘信號(hào)干擾的問(wèn)題。因?yàn)殓娋€走線太長(zhǎng)太長(zhǎng)或經(jīng)過(guò)信號(hào)線等等,都就會(huì)為下游放大抖動(dòng)和偏移,尤其是時(shí)鐘速度增加的時(shí)候。首先,PCB設(shè)計(jì)時(shí)應(yīng)該避免使用多個(gè)層來(lái)傳輸時(shí)鐘,并且不要在時(shí)鐘線上有過(guò)孔,因?yàn)檫^(guò)孔將增加走線的阻抗變化和信號(hào)的反射。其次,如果必須用內(nèi)層來(lái)布設(shè)時(shí)鐘,那么上下層應(yīng)該使用地平面來(lái)減小延遲。再次,如果電源平面上不幸引入時(shí)鐘噪聲會(huì)增加PLL抖動(dòng),那么在修改PCB設(shè)計(jì)時(shí)可以創(chuàng)建一個(gè)“電源島”,這種技術(shù)可以利用金屬平面中的較厚蝕刻來(lái)實(shí)現(xiàn)PLL模擬電源和數(shù)字電源的隔離。

            第五、參考設(shè)計(jì)方案?,F(xiàn)在任何MCU都會(huì)給出其對(duì)應(yīng)的參考設(shè)計(jì),雖然這些電路板通常是為多種用途設(shè)計(jì)的,不見(jiàn)得與你做的設(shè)計(jì)需求剛好匹配。但是,它們?nèi)钥梢宰鳛閯?chuàng)建解決方案的起點(diǎn)。從中我們可以看出關(guān)鍵部分的走線和擺位,這對(duì)于設(shè)計(jì)的成功率來(lái)說(shuō),也是一個(gè)很大的提高。

            以上是我做PCB設(shè)計(jì)的一些經(jīng)驗(yàn)和教訓(xùn)的總結(jié),希望對(duì)大家有所幫助。更期望大家能夠給我留言共同探討PCB設(shè)計(jì)的種種技術(shù)。



          關(guān)鍵詞: PCB altium cadence

          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉