色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > 零基礎(chǔ)學(xué)FPGA(四)Verilog語法基基礎(chǔ)基礎(chǔ)(中)

          零基礎(chǔ)學(xué)FPGA(四)Verilog語法基基礎(chǔ)基礎(chǔ)(中)

          作者: 時(shí)間:2014-12-31 來源:網(wǎng)絡(luò) 收藏

            我們接著上篇文章繼續(xù)學(xué)習(xí),上次提到了兩種賦值語句,讓我們接著往下學(xué)。

          本文引用地址:http://cafeforensic.com/article/267552.htm

            1、塊語句

            塊語句包括兩種,一個(gè)是順序塊,一個(gè)是并行塊。

            (1)順序快

            順序快就好比C語言里的大括號(hào)“{ }”,在語法中,用begin…end代替。這里只需要知道,在begin…end中間的語句是順序執(zhí)行的就行了。

            (2)并行塊

            并行塊可以算是一個(gè)新的知識(shí)點(diǎn),與順序塊最大的不同就是并行塊中的語句是同時(shí)開始執(zhí)行的,要想控制語句的先后順序,可以加延時(shí)語句控制。這種并行塊是用fork…join語句描述。

            2、條件語句

            條件語句這里不說,和C語言一樣。就說一點(diǎn)主意事項(xiàng)。

            在使用條件語句時(shí),要注意語句的嚴(yán)整與封閉性。和C語言不同,舉個(gè)例子

            always @(al or d)

            begin

            if(al==1) q=d;

            end

            這個(gè)例子是說,當(dāng)al上升沿到來時(shí),d的值賦給q,那么當(dāng)al=0時(shí)又是什么情況呢,事實(shí)上,在always塊中,如果沒有給變量賦值,這個(gè)變量就會(huì)保持原值,也就是生成了一個(gè)鎖存器。為了避免這種情況的發(fā)生,我們一般這樣寫

            always @(al or d)

            begin

            if(al==1) q=d;

            else q=0;

            end

            同樣在case語句中也要加上default語句避免鎖存器的生成,這樣可以使設(shè)計(jì)者更加明確的設(shè)計(jì)目標(biāo),也提高了程序的可讀性。

            3、case語句

            

          360桌面截圖20140226225540.jpg

           

            case語句要注意幾點(diǎn),只挑幾點(diǎn)重要的,其他的不說了

            (1)case語句分項(xiàng)后的表達(dá)式的值必須相同,否則就會(huì)出現(xiàn)問題,例如上面圖片上的result。

            (2)與C語言不同,與某一項(xiàng)case語句匹配后,就會(huì)跳出case語句,這里沒有break語句。

            (3)case語句的所有表達(dá)式位寬必須相等,例如上圖都是16位整型,如果不加以說明,系統(tǒng)會(huì)以默認(rèn)值32位控制表達(dá)式位寬。

            下面是case,casez,case語句的真值表

            

          360桌面截圖20140226230246.jpg

           

            這個(gè)表其實(shí)還是很好記的

            case語句,只有匹配才出“1”

            casez語句除了匹配出“1”之外,另外只要遇到“z”就出“1”

            case語句除了匹配出“1”之外,另外只要遇到“z”或“x”就出“1”

            

          360桌面截圖20140226231114.jpg

           

            上圖就用到了casez語句來處理不必要考慮的值,這樣就可以靈活的設(shè)置對(duì)信號(hào)的默寫位進(jìn)行比較。

            下面寫了一個(gè)小例子來練習(xí)一下

            使用case語句實(shí)現(xiàn)一個(gè)四選一多路選擇器

            module xiaomo(a1,a2,a3,a4,out,s1,s2);

            input a1,a2,a3,a4;

            input s1,s2;

            reg out; //把輸出變量聲明為寄存器類型

            always @(s1 or s2 or a1 or a2 or a3 or a4 or out) //任何信號(hào)的變化都會(huì)引起輸出變量的重新計(jì)算

            begin

            case ({s1,s2}) //位拼接運(yùn)算

            2'b00: out=a1;

            2'b01: out=a2;

            2'b10: out=a3;

            2'b11: out=a4;

            default: out=1'bx; //保持語句的嚴(yán)整性

            endcase

            end

            endmodule

          fpga相關(guān)文章:fpga是什么


          c語言相關(guān)文章:c語言教程



          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA Verilog

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉