美高森美發(fā)布領先的FPGA新產(chǎn)品概覽
1. 超安全SmartFusion2® SoC FPGA和 IGLOO2® FPGA
本文引用地址:http://cafeforensic.com/article/269203.htm美高森美的超安全SmartFusion2® SoC FPGA和 IGLOO2® FPGA器件,無論在器件、設計和系統(tǒng)層次上的安全特性都比其他領先FPGA制造商更先進。新的數(shù)據(jù)安全特性現(xiàn)已成為美高森美主流SmartFusion2 SoC FPGA和 IGLOO2 FPGA器件的一部分,可讓開發(fā)人員充分利用器件本身所具有的同級別器件中的最低功耗,高可靠性和最佳安全技術,以期構建高度差異化的產(chǎn)品,幫助贏得顯著的上市時間優(yōu)勢。
Aberdeen集團指出,到2020年大約有500億臺設備將會聯(lián)網(wǎng)。這些設備不僅必須安全,而且還需要在器件、設計和系統(tǒng)層次上均保持安全。例如,即使設備或系統(tǒng)即使符合先進加密標準(AES),也可能易于遭受側信道攻擊(side channel attack)。美高森美獲得授權的專利差分功率分析(DPA)解決對策通過保護存儲在系統(tǒng)中的密匙防止遭受此類攻擊,以提高系統(tǒng)整體安全性。
最新一代SmartFusion2 SoC FPGA和 IGLOO2 FPGA是業(yè)界最安全的可編程器件,具有實現(xiàn)安全的可編程器件所需的三個關鍵因素——安全硬件、設計安全性和數(shù)據(jù)安全性。美高森美的數(shù)據(jù)安全器件通過安全的供應鏈管理體系來構建,具有以下特性:
來自Cryptographic Research Inc.授權的專利保護 DPA對策
包括有源網(wǎng)格的有源篡改檢測器
安全快閃密匙存儲
通過內在ID的物理不可克隆功能(PUF) Quiddikey®-Flex,實現(xiàn)獨特的密匙生成
通過NIST全面認證的加密加速器
根據(jù)Ponemon Institute的報告,每個丟失記錄的數(shù)據(jù)泄露成本可能高達246元美元左右,也許會對于企業(yè)的長期生存造成重大影響。而且,現(xiàn)在各種各樣主流應用都使用具備有限安全特性的FPGA器件開發(fā),表明了應對多層次的安全方法比以往更為重要。此外,使用基于硬件的安全特性可以創(chuàng)建比純軟件方案更加安全的系統(tǒng),并且構成安全的軟件系統(tǒng)的基線。
全新SoC FPGA安全特性:
唯一帶有PUF的FPGA器件
唯一帶有基于Cryptographic Research Inc.授權許可技術之三重專利DPA對策技術的FPGA器件
唯一具有全面數(shù)據(jù)安全處理功能的FPGA器件,帶有用于AES、SHA、HMAC、橢圓曲線密碼體制(ECC) 和非確定性隨機比特發(fā)生器(NRBG)的硬件加速器
通過全面的NIST認證,具備頂尖安全性的可編程器件
DRBG、AES256、SHA256、HMAC、ECC-CDH
有源篡改檢測器
歸零(Zeroization)
2. Libero系統(tǒng)級芯片綜合設計軟件
Libero系統(tǒng)級芯片(SoC) 綜合設計軟件11.4版本適用于開發(fā)美高森美新一代FPGA產(chǎn)品,能改善設計流程運行時間多達35%。該產(chǎn)品還提供了更高的設計效率,具有改善的SmartDesign圖形設計畫布、改善的文本編輯器、設計報告和約束編輯器功能。改進的SERDES向導具有新的時鐘選項,可以提高混合串行數(shù)據(jù)速率的靈活性。高設計效率減少了美高森美客戶創(chuàng)建設計的復雜性,帶來更快的基于FPGA設計上市時間。
自2013年推出用于SmartFusion2 和 IGLOO2 FPGA 產(chǎn)品的Libero SoC v11.0版本后,美高森美目睹了Libero SoC 設計軟件獲得廣泛的使用及支持,而直到現(xiàn)在已經(jīng)提供了超過44,000個授權。這些都是源于美高森美FPGA 產(chǎn)品具有用于通信、工業(yè)、航天及國防的內在價值,以及在主流應用中具有競爭力的定位。
Libero SoC v11.4軟件的重要增添項目是用于Linux開源操作系統(tǒng)的完整的設計流程支持,易于使用的新FlashPro Express工具與軟件捆綁在一起,實現(xiàn)用于Linux操作系統(tǒng)的設備編程和調試功能。這些功能為系統(tǒng)架構師和設計人員提供了額外的效率,可讓他們在整個設計流程中處于相同的開發(fā)環(huán)境中。
Libero SoC v11.4生產(chǎn)率和易用性的改進包括:
運行時間改進:布局運行時間減少多達35%,時鐘分析運行時間減少20%,現(xiàn)在System Builder和SmartDesign Generation較以往快兩倍,現(xiàn)在檔案匯入較以往快兩倍
編輯特性:創(chuàng)新的FlashPro5編程硬件和FlashPro Express編程工具,支持簡化的 生產(chǎn)線編程并全面支持Linux
仿真流程改進:在任何設計層支持測試仿真
I/O編輯器和文本編輯器提升:過濾、多行編輯、語法突出、注釋和塊折疊
評論