色婷婷AⅤ一区二区三区|亚洲精品第一国产综合亚AV|久久精品官方网视频|日本28视频香蕉

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > ISE時序約束筆記4——Global Timing Constraints

          ISE時序約束筆記4——Global Timing Constraints

          作者: 時間:2015-02-11 來源:網(wǎng)絡 收藏

            問題思考

          本文引用地址:http://cafeforensic.com/article/269803.htm

            在這個電路中哪些路徑是由OFFSET IN 和 OFFSET OUT來約束的?

            

          點擊看大圖

           

            問題解答:

            ——OFFSET IN:PADA to FLOP and PADB to RAM

            ——OFFSET OUT:LATCH to OUT1, LATCH to OUT2, and RAM to OUT1

            問題思考

            下面給出的系統(tǒng)框圖里,你將給出什么樣的約束值以使系統(tǒng)能夠跑到100MHz?

            ——假設在下面的器件之間沒有時鐘偏斜

            

          點擊看大圖

           

            問題解答:

            PERIOD = 10 ns , OFFSET IN (BEFORE) = 7 ns and OFFSET OUT (AFTER) = 8 ns

            

          點擊看大圖

           

            小結

            1. 性能期望和相關聯(lián)

            2. 周期約束覆蓋同步單元之間的延時路徑

            3. OFFSET約束覆蓋從輸入管腳到同步單元和從同步單元到輸出管腳之間的延時路徑



          關鍵詞: ISE 時序約束

          評論


          相關推薦

          技術專區(qū)

          關閉